Now showing items 32-51 of 162

    • Hardwarové zrcadlo paketů 

      Author: Karel Hynek; Supervisor: Ubik Sven; Opponent: Bartík Matěj
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2019-06-07)
      Diplomová práce se zabývá návrhem a realizací zrcadla paketů určeného k testování 1Gbps Ethernetových sítí. Zařízení dokáže přeposílat Ethernetové IP pakety až do plné rychlosti rozhraní. Nad datovým tokem je taktéž prováděna ...
    • Hardwarový akcelerátor pro dopočtení chybějících položek v datovém streamu 

      Author: Dvořáček Josef; Supervisor: Schmidt Jan; Opponent: Dostál Jiří
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2012-07-24)
    • Hardwarový modul pro šifrování dat v reálném čase 

      Author: Hynek Daniel; Supervisor: Bartík Matěj; Opponent: Novotný Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2016-05-16)
      Tato bakalářská práce má za cíl představení šifry AES a její implementaci v jazyce VHDL pro obvod typu FPGA. Implementovaný modul nabízí běžné operační módy blokových šifer dle standardu NIST Special Publication 800-38A. ...
    • Hardwarový přípravek pro přesné zacílení pohledu kamery v místnosti 

      Author: Zuzana Jiránková; Supervisor: Novák Jakub; Opponent: Novotný Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-06-04)
      Cílem práce je vytvoření hardwarového přípravku pro zacílení pohledu průmyslové kamery, aby bylo možné získat vyšší rozlišení v zvolené oblasti zájmu. Zvoleným řešením bylo využití dvou kamer. Jedna je přehledová a druhá ...
    • HW modul pro samoopravný kód (FEC) v reálném čase 

      Author: Nymš Jiří; Supervisor: Ubik Sven; Opponent: Kubalík Pavel
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2013-02-07)
    • HW podpora detekce NAT 

      Author: Rusnačko Ivan; Supervisor: Dostál Jiří; Opponent: Benáček Pavel
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2013-06-16)
    • Implementace a porovnání formátů pro ukládání řídkých matic v knihovně TNL 

      Author: Illia Kolesnik; Supervisor: Oberhuber Tomáš; Opponent: Šimeček Ivan
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-01-28)
      Bakalářská práce se zabývá problematikou násobení řídkých matic s vektorem na grafických kartách. Byla přidána implementace různých algoritmů do projektu TNL zejména pro formát CSR. Mezi všemi implementacemi bylo provedeno ...
    • Implementace a srovnání plánovacích algoritmů pro systémy reálného času 

      Author: Josef Zápotocký; Supervisor: Kubátová Hana; Opponent: Borecký Jaroslav
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-06-18)
      Tato práce se zabývá plánovacími algoritmy pro systémy reálného času, zkoumá a~modifikuje operační systém reálného času FreeRTOS. FreeRTOS je speciálně vyvinutý pro malé vestavěné systémy, tak aby uspokojil jak nároky ...
    • Implementace a vyhodnocení efektivity schématu VeraGreg na nízkonákladovém mikrokontroléru 

      Author: Jan Říha; Supervisor: Klemsa Jakub; Opponent: Novotný Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2019-06-07)
      Homomorfní šifrování je efektivním způsobem jak zajistit soukromí a zároveň zachovat možnost zpracování dat. Framework VeraGreg, na rozdíl od jiných existujících homomorfních kryptosystémů, umožňuje verifikaci operací, ...
    • Implementace AES algoritmu pro FPGA 

      Author: Zimmerhakl Tomáš; Supervisor: Štěpánek Filip; Opponent: Novotný Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2015-12-22)
      Tato bakalářská práce se zabývá návrhem AES algoritmu pro programovatelné obvody (FPGA). Nejprve je předveden základní návrh, z něhož je následně odvozeno 5 spolehlivostních variant. Ty zajišťují odolnost algoritmu vůči ...
    • Implementace embedded aplikace přijímající standardizované zprávy z okolních dronů 

      Author: David Horák; Supervisor: Brchl Lukáš; Opponent: Daňhel Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2022-06-10)
      Práce se zabývá implementací embedded aplikace pro přijímání identifikačních a lokalizačních zpráv z dronů. Práce shrnuje evropský standard pro přímou dálkovou identifikaci dronů a popisuje implementaci aplikace pro příjem ...
    • implementace funkce way-back s pomoci GPS do ultra low power MCU 

      Author: Richard Stanko; Supervisor: Hušák Jiří; Opponent: Skrbek Miroslav
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2020-08-26)
      V tejto práci sa pojednáva o navigácii na globálnej úrovni, Bluetooth low energy a ich využitie v reálnej aplikácii, hodiniek, ktoré využívajú tieto technológie. V prvej kapitole sa zoznámime s technológiami využívaných v ...
    • Implementace kompresního algoritmu LZ4 s vysokou propustností v FPGA 

      Author: Tomáš Beneš; Supervisor: Bartík Matěj; Opponent: Borecký Jaroslav
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2019-06-07)
      Diplomová práce se zabývá návrhem a implementací kompresní a dekompresní architektury číslicových jednotek určených pro FPGA obvody. Návrh klade důraz na využití v systémech s vysokou propustností a nízkou latencí. Práce ...
    • Implementace lokalizačního systému s využitím bluetooth beaconů 

      Author: Jan Pokorný; Supervisor: Novák Tomáš; Opponent: Novotný Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2019-06-13)
      Cílem této práce je implementovat informační systém, který umožní lokalizaci Bluetooth majáků ve vnitřních prostorech firmy ASICentrum a zobrazit jejich polohu na mapě kancelářských prostor. Lokalizační systém využívá ...
    • Implementace Paillierova kryptosystému a útok injekcí chyb na procesoru CEC 1702 

      Author: Lukáš Daněk; Supervisor: Novotný Martin; Opponent: Klemsa Jakub
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2022-06-10)
      Bakalářská práce se zaměřuje na práci s kryptoprocesorem CEC1702. První část práce je orientovaná na zprovoznění programování kryptoprocesoru, úpra\-vu již vzniklé implementace knihovny pro práci s velkými čísly a implementace ...
    • Implementace Petriho sítě v hradlovém poli 

      Author: Jakš Zbyněk; Supervisor: Kubátová Hana; Opponent: Kohlík Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2018-06-08)
      Tato práce se zabývá metodikou převodu popisu Petriho sítí z jazyka PNML do syntetizovatelného zápisu pro programovatelná hradlová pole v jazyce VHDL. V úvodní části představí samotný koncept Petriho sítí, varianty a ...
    • Informační systém pro podporu provozu jídelny 

      Author: Kello Tomáš; Supervisor: Macejko Peter; Opponent: Hülle Robert
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2018-06-08)
      Práca rieši informačný systém vo veľkokapacitných jedálňach. Obsahujúci databázový, aplikačný server, aplikáciu na správu systému a tri druhy terminálov: informačný, objednávací a výdajný. Na termináli si klient môže ...
    • Inkrementální verifikace bezpečnosti na základě binárních rozhodovacích stromů 

      Author: Hovorka Vojtěch; Supervisor: Ratschan Stefan; Opponent: Kohlík Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2013-06-16)
    • Inovace řadiče pro grafický LCD displej elektronického psacího stroje 

      Author: Boris Pankovčin; Supervisor: Kubalík Pavel; Opponent: Schmidt Jan
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2022-06-10)
      Táto bakalárka práca sa zaoberá návrhom a realizáciou funkčného prototypu radiča staršieho typu LCD, ktorý bude slúžiť ako náhrada pôvodneho radiča typu MSM6255. Analytická časť práce sa detailne venuje opisu spôsobu ...
    • Integrace pokročilého sensoru Kinect do čtyřkolového robota 

      Author: Šimon Jakub Josef; Supervisor: Skrbek Miroslav; Opponent: Hlaváč Josef
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2013-06-28)