• Datalogger pro zařízení měřící spektrum ionizujícího záření 

      Autor: Libor Kuchař; Vedoucí práce: Štěpánek Filip; Oponent práce: Kohlík Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-06-04)
      Datalogger je zařízení zachycující data v čase. V rámci textu závěrečné práce je rozebíráno, jak vhodně navrhnout a realizovat datalogger v domácích podmínkách vhodný pro měření spektra ionizujícího záření. V rámci tohoto ...
    • Dálkově ovládaná meteostanice s nízkou spotřebou 

      Autor: Vojtěch Jílek; Vedoucí práce: Kubalík Pavel; Oponent práce: Hülle Robert
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2020-06-19)
      Tato práce se zabývá návrhem a výrobou meteostanice, která měří teplotu, vlhkost, tlak a koncentraci oxidu uhličitého. Navržená stanice je dále schopna komunikovat s uživatelem pomocí Bluetooth a SMS zpráv, počítat průměry ...
    • Dálkově ovládané čtyřkolové vozítko využívající platformu Arduino 

      Autor: Martin Zemánek; Vedoucí práce: Kubalík Pavel; Oponent práce: Borecký Jaroslav
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2020-06-19)
      Práce se zabývá využitím platformy Arduino k sestavení dálkově ovládaného čtyřkolého vozítka. Následně je v této práci navržen, sestaven a otestován prototyp takového vozítka.
    • Dálkový ovladač modelu auta 

      Autor: Jiránková Zuzana; Vedoucí práce: Borecký Jaroslav; Oponent práce: Kohlík Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2018-06-13)
      Práce se zaměřuje na dokumentaci sestavení funkčního modelu auta na dálkové ovládání náklonem hřbetu ruky pomocí vývojových a rozšiřujicích desek od společnosti STMicroelectronics. Cílem praktické části je sestrojit funkční ...
    • Deadline Verification Using Model Checking 

      Autor: Jan Onderka; Vedoucí práce: Ratschan Stefan; Oponent práce: Schmidt Jan
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2020-06-12)
      V této práci je představena nová aplikace pro formální verifikaci splnění nejzazších termínů (deadlines) v jednoduchých programech pro mikrokontroléry, pracující na úrovni strojového kódu. V práci jsou studovány dosavadní ...
    • Dekompozice logických funkcí s použitím XOR hradel 

      Autor: Rusin Lukáš; Vedoucí práce: Fišer Petr; Oponent práce: Schmidt Jan
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2013-02-06)
    • Design of multi-channel DMA controller with interrupt and flexible descriptor configuration 

      Autor: Olha Harielina; Vedoucí práce: Ille Ondrej; Oponent práce: Novotný Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2024-02-08)
      Tato práce navrhuje univerzální vícekanálový řadič DMA s flexibilní konfigurací kanálů a modulu. Popisuje základní a moderní funkce těchto řadičů. Porovnává také několik DMA enginů s cílem vybrat optimální kombinaci s často ...
    • Detekce přítomnosti objektu ve vymezené oblasti pomocí sensoru typu dToF pro použití v automobilu 

      Autor: Petr Moucha; Vedoucí práce: Andrle Jiří; Oponent práce: Novotný Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2023-02-10)
      Práce popisuje realizaci zařízení, jehož cílem je hlídat vymezenou oblast uvnitř automobilu před vniknutím nežádoucích objektů. Oblast je snímána pomocí direct Time-of-Flight (dToF) senzorů od firmy STMicroelectronics, ...
    • Digitální realizace elektronických výhybek pro reproduktorové soustavy 

      Autor: Pavel Dohnal; Vedoucí práce: Kyncl Jan; Oponent práce: Socha Petr
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2022-06-02)
      Tato práce popisuje, jakým způsobem lze navrhnout digitální reproduktorovou výhybku, která implementuje zadané přenosové funkce. Dále porovnává implementaci výhybky Eulerovou metodou, metodou Runge Kutta a implementaci ...
    • Emulátor bezkontaktní čipové karty v FPGA 

      Autor: Jeřábek Stanislav; Vedoucí práce: Buček Jiří; Oponent práce: Štěpánek Filip
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2016-05-15)
      Tato práce se zabývá emulací komunikace bezkontaktních čipových karet typu A podle normy ISO/IEC 14443. Odlišnost tohoto emulátoru spočívá v téměř stoprocentní implementaci v hardwaru - FPGA - v jazyce VHDL.
    • Emulátor instrukční sady výukového procesoru 

      Autor: Šebele Jiří; Vedoucí práce: Schmidt Jan; Oponent práce: Zahradnický Tomáš
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2018-06-20)
      Tato práce se zaměřuje návrh a implementaci překladače, emulátoru a ladící aplikace pro instrukční sadu jednoduchého procesoru, který pomůže úplným začátečníkům zorientovat se v problematice programování v asembleru. ...
    • Emulátor konzole Nintendo Entertainment System 

      Autor: Ondřej Golasowski; Vedoucí práce: Jeřábek Stanislav; Oponent práce: Štepanovský Michal
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2023-06-17)
      Bakalářská práce se zabývá problematikou emulace v souvislosti s výukou principů počitačových architektur a jejich hardwaru. Na konkrétnim přikladě zábavniho systému Nintendo Entertainment System ukazuje celý proces vývoje ...
    • Emulátor kufříkového mikropočítače PMI-80 

      Autor: Vojtěch Straka; Vedoucí práce: Novotný Martin; Oponent práce: Miškovský Vojtěch
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2023-06-17)
      Práce se zabývá tvorbou emulátoru pro počítač Tesla PMI-80 na bázi FPGA čipu. Popisuje architekturu počítače a druhy emulace, které lze využít. Dále je zdůvodněn výběr cílové platformy, kterou je jádro pro projekt MiSTer ...
    • ETCS - Tenký klient pro cloud 

      Autor: Vojtěch Novák; Vedoucí práce: Chludil Jiří; Oponent práce: Podaný Pavel
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2024-02-08)
      Tato baklářská práce otevírá otázku alternativního řešení ovládání simulátoru ETCS připraveného Fakultou dopravní ČVUT v Praze. Jedná se o simulátor jednotného Evropského zabezpečovacího systému pro vlakovou dopravu. ...
    • Firmware over the air (FOTA) pro přípravek Arduino 

      Autor: Wijas Janusz Piotr; Vedoucí práce: Háleček Ivo; Oponent práce: Bělohoubek Jan
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2017-05-16)
      Tato bakalářská práce se zabývá problematikou vzdáleného nahrávání firmware do přípravku Arduino. Rozebírá vlastnosti a využití Wi--Fi a Bluetooth a zkoumá jejich zapojení na deskách Arduino Uno a Arduino Mega ADK. Zjišťuje ...
    • FPGA akcelerace baby varianty schématu WTFHE 

      Autor: Pavel Chytrý; Vedoucí práce: Novotný Martin; Oponent práce: Klemsa Jakub
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-08-27)
      S nárůstem cloudových výpočeních služeb je soukromí osobních údajů často v otázce, jelikož k nim má poskytovatel služeb plný přístup. Tuto situaci dále zhoršují zařízení, které mají přístup k soukromým datům uživatelů, ale ...
    • FPGA IP jádro pro síťové rozhraní s podporou v Linuxu 

      Autor: Jan Brokeš; Vedoucí práce: Beneš Tomáš; Oponent práce: Hynek Karel
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-08-27)
      Cílem práce je implementace IP jádra, které zpracovává SFP 10G nebo 1G signál na desce ZC706 do formy paketů. Ty potom filtruje podle cílového portu, určené pakety posílá na AXI Stream rozhraní v FPGA logice. Veškterý zbylý ...
    • FPGA IP jádro pro síťové rozhraní s podporou v Linuxu 

      Autor: Jaromír Mikušík; Vedoucí práce: Beneš Tomáš; Oponent práce: Hynek Karel
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2020-06-12)
      ..............................
    • Generátor elektrických obvodů pro předmět ČAO 

      Autor: Branda Šimon; Vedoucí práce: Kubalík Pavel; Oponent práce: Kohlík Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2018-06-13)
      Tato práce se zabývá návrhem a implementací aplikace na generování elektrických obvodů pro předmět BI-ČAO. Výsledná aplikace umožňuje náhodné vygenerování obvodu se zvoleným počtem hran a součástek, výměnu jednotlivých ...
    • Generátor modelu neuronové sítě do VHDL 

      Autor: Jan Medek; Vedoucí práce: Skrbek Miroslav; Oponent práce: Fišer Petr
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2023-06-17)
      Tato práce se zabývá návrhem a implementací generátoru hardwarového popisu v jazyce VHDL ze softwarového modelu neuronové sítě, popsaného v Keras API. Důraz je také kladen na konfiguraci datových typů parametrů sítě a ...