Now showing items 76-95 of 162

    • Navigace robota hlasovými povely 

      Author: Jirka Matěj; Supervisor: Skrbek Miroslav; Opponent: Zahradník Jakub
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2014-02-12)
    • Nástroj pro generování bezpečnostních kódů ve VHDL pomocí programu Wolfram Mathematica 

      Author: Timur Ganeev; Supervisor: Kubalík Pavel; Opponent: Kohlík Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-01-28)
      Tato bakalářská práce se zabývá návrhem a implementací nástrojů pro generování bezpečnostních kódů v prostředí Wolfram Mathematica. Na základě vstupních parametrů, jako například počet informačních bitů, názvy výstupních ...
    • Nástroj pro generování vývojových diagramů z podmnožiny jazyka C 

      Author: Procházka Vojtěch; Supervisor: Kubalík Pavel; Opponent: Daňhel Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2018-06-13)
      Tato práce se zabývá tvorbou nástroje pro generování vývojových diagramů, a to zejména pro vyjádření funkce mikroprogramového automatu. Účel nástroje je usnadnit a zrychlit tvorbu vývojových diagramů. Nástroj je psaný v ...
    • Nástroj pro monitorování sítě na čipu 

      Author: Vaník Jakub; Supervisor: Schmidt Jan; Opponent: Prokš Michal
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2014-06-27)
    • Nástroje pro rychlé vytěžování dat při analýze postranních kanálů na FPGA 

      Author: Ondřej Semrád; Supervisor: Miškovský Vojtěch; Opponent: Socha Petr
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2020-06-12)
      K provedení útoku odběrovou analýzou na kryptografické zařízení je třeba naměřit až miliony průběhů spotřeby tohoto zařízení. Cílem této práce je vytvořit sadu nástrojů, která urychlí a usnadní proces získávání průběhů ...
    • Návrh a implementace chytrého domu 

      Author: Jakub Kyzek; Supervisor: Daňhel Martin; Opponent: Štěpánek Filip
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2019-06-13)
      Práce se zabývá analýzou možností, návrhem a následnou implementací chytrého domu na vybrané platformě AVR. Systém je navržený tak, aby umožňoval přístup k informacím a ovládání domu pomocí internetu. Síť senzorů je postavena ...
    • Návrh a implementace modemového kabelu Jack/RS-232 

      Author: Ovčačík David; Supervisor: Hašlarová Kateřina; Opponent: Skrbek Miroslav
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2017-01-09)
      Předmětem této práce je návrh a implementace modemového kabelu s rozhraními RS-232 a Audio Jack. Účelem tohoto kabelu je (prozatím) jednosměrný přenos sériových dat mezi digitální periferií a mobilním zařízením. Specifickým ...
    • Návrh a realizace wattrouteru 

      Author: Cvrček Jiří; Supervisor: Jeřábek Stanislav; Opponent: Buček Jiří
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2017-05-16)
      Tato bakalářská práce se zabývá řešením problému řízeného využívání energie vyrobené fotovoltaickou elektrárnou místo její distribuce do rozvodné sítě. Cílem práce je navrhnout zařízení, které bude řídit spotřebu vyrobené ...
    • Návrh a verifikace integrovaného obvodu pro testování pamětí typu SRAM 

      Author: Šimon Branda; Supervisor: Novák Tomáš; Opponent: Novotný Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-01-29)
      V této práci je rozebrán návrh testovacího čipu pamětí typu SRAM. Nejdříve jsou paměti rozdělené dle jejich vlastností, poté jsou analyzovány paměti SRAM a je vysvětlen RTL návrh testovacího čipu, který byl napsán v jazyce ...
    • Návrh a vývoj pokročilé řídící jednotky lineárního motoru pro přesná laboratorní měření v biomechanice 

      Author: Bartík Matěj; Supervisor: Novotný Martin; Opponent: Vaňát Tomáš
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2014-06-27)
    • Návrh digitálního I2C slave IP bloku 

      Author: Vošalík Jan; Supervisor: Schmidt Jan; Opponent: Trojan Stanislav
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2012-07-24)
    • Návrh generického digitálního SoC obvodu pro FPGA platformu 

      Author: Vanc Václav; Supervisor: Hujer Martin; Opponent: Schmidt Jan
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2017-05-09)
      Tato diplomová práce se zabývá návrhem nástroje pro tvorbu systémů na čipu (SoC). Vygenerovaný SoC je možné ovládat prostřednictvím počítače pomocí rozhraní UART. Prostředí pro ovládání z počítače je napsáno v jazyce Python. ...
    • Návrh spolehlivých systémů v FPGA s použitím bezpečnostních kódů 

      Author: Vojtěch Pail; Supervisor: Kubalík Pavel; Opponent: Fišer Petr
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-01-29)
      Cílem této práce je analýza poruchového chování obvodů pomocí simulačního softwaru KČN. Pro obvody jsou nalezeny vhodné bezpečnostní kódy, které jsou schopné detekovat, případně opravovat tyto poruchy s co nejmenší redundancí. ...
    • Návrh uživatelského rozhraní pro vestavný systém 

      Author: Kudiveis Ladislav; Supervisor: Bartík Matěj; Opponent: Schmidt Jan
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2015-06-08)
      Předmětem této práce je analýza možností OLED displeje řízeného řadičem SSD1306, GPIO řadiče a implementace knihoven zajišťujících jejich ovládání radiobudíkem provozovaném na 8bitovém mikrokontroléru ATtiny85. Součástí ...
    • Návrh verifikačního prostředí pro inteligentní sensor 

      Author: Háleček Ivo; Supervisor: Šťastný Jakub; Opponent: Douša Jiří
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2015-06-08)
      Práce je zaměřena na návrh a implementaci verifikačního prostředí pro inteligentní senzor. Inteligentní senzor, podle obecně uznávaných průmyslových definic, spojuje měřící prvek, analogově číslicový převodník a sběrnici ...
    • Nízkonákladové spínání a kontrola spotřebičů 

      Author: Vojíř Jan; Supervisor: Vaňát Tomáš; Opponent: Vít Pavel
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2014-06-27)
    • NTP server na platformě ARM 

      Author: Hülle Robert; Supervisor: Dostál Jiří; Opponent: Novotný Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2012-07-24)
    • Obrany proti útokům postranními kanály založené na dynamické rekonfiguraci FPGA 

      Author: Brejník Jan; Supervisor: Jeřábek Stanislav; Opponent: Novotný Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2019-02-01)
      Programovatelná hradlová pole (FPGA) disponují schopností dynamické rekonfigurace, díky které mohou být částečně přeprogramovány za běhu, a to bez nutnosti vnějšího zásahu. Jeden a ten samý výpočet tak může být v různých ...
    • Ochrana šifry PRESENT prostřednictvím falešných a vícenásobnýcch rund na FPGA 

      Author: Petr Moucha; Supervisor: Novotný Martin; Opponent: Jeřábek Stanislav
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2020-01-30)
      Práce pojednává o zabezpečení blokových šifer před útoky zaměřujícími se na informace o spotřebě během šifrování. Testovaným protiopatřením je technika vícenásobných a falešných rund, jejíž efektivnost nebyla doposud ...
    • Odběrová analýza kryptografického procesoru CEC 1702 

      Author: Tereza Horníčková; Supervisor: Novotný Martin; Opponent: Klemsa Jakub
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2022-06-10)
      Cílem práce je poskytnout development flow pro kryptografický mikrokontroler CEC1702 a prozkoumat jeho odolnost proti útokům postranními kanály. Provedené útoky byla korelační odběrová analýza a korelační odběrová analýza ...