Now showing items 14-33 of 162

    • Chytrý dům 4.0 

      Author: Jakub Kyzek; Supervisor: Daňhel Martin; Opponent: Štěpánek Filip
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2022-06-02)
      Tato práce se zabývá návrhem a implementací systému pro chytrou domácnost jako součást projektu společnosti Kyvit s.r.o. Projekt volně navazuje na myšlenky a realizaci představenou v bakalářské práci Návrh a implementace ...
    • Chytrý květináč 

      Author: Mikuláš Veselý; Supervisor: Daňhel Martin; Opponent: Šimeček Ivan
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-08-27)
      Tato bakalářská práce se zabývá tématem chytrých květináčů. V práci jsou analyzovány pod-porované rostliny a akademická i na trh uvedená produkčni řešeni, která souvisi s automatizaci nebo jakýmkoliv vylepšenim pěstebniho ...
    • Časomíra pro lukostřelecké závody 

      Author: Beneš Tomáš; Supervisor: Černý Jan; Opponent: Dostál Jiří
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2017-05-21)
      Cílem práce je seznámení se s celým procesem návrhu, sestrojení a programování lukostřelecké časomíry podle pravidel organizace World Archery. Následuje sestrojení prototypu, který je srovnán se současnými systémy. Prototyp ...
    • Datalogger pro zařízení měřící spektrum ionizujícího záření 

      Author: Libor Kuchař; Supervisor: Štěpánek Filip; Opponent: Kohlík Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-06-04)
      Datalogger je zařízení zachycující data v čase. V rámci textu závěrečné práce je rozebíráno, jak vhodně navrhnout a realizovat datalogger v domácích podmínkách vhodný pro měření spektra ionizujícího záření. V rámci tohoto ...
    • Dálkově ovládaná meteostanice s nízkou spotřebou 

      Author: Vojtěch Jílek; Supervisor: Kubalík Pavel; Opponent: Hülle Robert
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2020-06-19)
      Tato práce se zabývá návrhem a výrobou meteostanice, která měří teplotu, vlhkost, tlak a koncentraci oxidu uhličitého. Navržená stanice je dále schopna komunikovat s uživatelem pomocí Bluetooth a SMS zpráv, počítat průměry ...
    • Dálkově ovládané čtyřkolové vozítko využívající platformu Arduino 

      Author: Martin Zemánek; Supervisor: Kubalík Pavel; Opponent: Borecký Jaroslav
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2020-06-19)
      Práce se zabývá využitím platformy Arduino k sestavení dálkově ovládaného čtyřkolého vozítka. Následně je v této práci navržen, sestaven a otestován prototyp takového vozítka.
    • Dálkový ovladač modelu auta 

      Author: Jiránková Zuzana; Supervisor: Borecký Jaroslav; Opponent: Kohlík Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2018-06-13)
      Práce se zaměřuje na dokumentaci sestavení funkčního modelu auta na dálkové ovládání náklonem hřbetu ruky pomocí vývojových a rozšiřujicích desek od společnosti STMicroelectronics. Cílem praktické části je sestrojit funkční ...
    • Deadline Verification Using Model Checking 

      Author: Jan Onderka; Supervisor: Ratschan Stefan; Opponent: Schmidt Jan
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2020-06-12)
      V této práci je představena nová aplikace pro formální verifikaci splnění nejzazších termínů (deadlines) v jednoduchých programech pro mikrokontroléry, pracující na úrovni strojového kódu. V práci jsou studovány dosavadní ...
    • Dekompozice logických funkcí s použitím XOR hradel 

      Author: Rusin Lukáš; Supervisor: Fišer Petr; Opponent: Schmidt Jan
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2013-02-06)
    • Digitální realizace elektronických výhybek pro reproduktorové soustavy 

      Author: Pavel Dohnal; Supervisor: Kyncl Jan; Opponent: Socha Petr
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2022-06-02)
      Tato práce popisuje, jakým způsobem lze navrhnout digitální reproduktorovou výhybku, která implementuje zadané přenosové funkce. Dále porovnává implementaci výhybky Eulerovou metodou, metodou Runge Kutta a implementaci ...
    • Emulátor bezkontaktní čipové karty v FPGA 

      Author: Jeřábek Stanislav; Supervisor: Buček Jiří; Opponent: Štěpánek Filip
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2016-05-15)
      Tato práce se zabývá emulací komunikace bezkontaktních čipových karet typu A podle normy ISO/IEC 14443. Odlišnost tohoto emulátoru spočívá v téměř stoprocentní implementaci v hardwaru - FPGA - v jazyce VHDL.
    • Emulátor instrukční sady výukového procesoru 

      Author: Šebele Jiří; Supervisor: Schmidt Jan; Opponent: Zahradnický Tomáš
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2018-06-20)
      Tato práce se zaměřuje návrh a implementaci překladače, emulátoru a ladící aplikace pro instrukční sadu jednoduchého procesoru, který pomůže úplným začátečníkům zorientovat se v problematice programování v asembleru. ...
    • Firmware over the air (FOTA) pro přípravek Arduino 

      Author: Wijas Janusz Piotr; Supervisor: Háleček Ivo; Opponent: Bělohoubek Jan
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2017-05-16)
      Tato bakalářská práce se zabývá problematikou vzdáleného nahrávání firmware do přípravku Arduino. Rozebírá vlastnosti a využití Wi--Fi a Bluetooth a zkoumá jejich zapojení na deskách Arduino Uno a Arduino Mega ADK. Zjišťuje ...
    • FPGA akcelerace baby varianty schématu WTFHE 

      Author: Pavel Chytrý; Supervisor: Novotný Martin; Opponent: Klemsa Jakub
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-08-27)
      S nárůstem cloudových výpočeních služeb je soukromí osobních údajů často v otázce, jelikož k nim má poskytovatel služeb plný přístup. Tuto situaci dále zhoršují zařízení, které mají přístup k soukromým datům uživatelů, ale ...
    • FPGA IP jádro pro síťové rozhraní s podporou v Linuxu 

      Author: Jan Brokeš; Supervisor: Beneš Tomáš; Opponent: Hynek Karel
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-08-27)
      Cílem práce je implementace IP jádra, které zpracovává SFP 10G nebo 1G signál na desce ZC706 do formy paketů. Ty potom filtruje podle cílového portu, určené pakety posílá na AXI Stream rozhraní v FPGA logice. Veškterý zbylý ...
    • FPGA IP jádro pro síťové rozhraní s podporou v Linuxu 

      Author: Jaromír Mikušík; Supervisor: Beneš Tomáš; Opponent: Hynek Karel
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2020-06-12)
      ..............................
    • Generátor elektrických obvodů pro předmět ČAO 

      Author: Branda Šimon; Supervisor: Kubalík Pavel; Opponent: Kohlík Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2018-06-13)
      Tato práce se zabývá návrhem a implementací aplikace na generování elektrických obvodů pro předmět BI-ČAO. Výsledná aplikace umožňuje náhodné vygenerování obvodu se zvoleným počtem hran a součástek, výměnu jednotlivých ...
    • Generátor prostředků vestavěné diagnostiky 

      Author: Hülle Robert; Supervisor: Daňhel Martin; Opponent: Štěpánek Filip
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2015-06-08)
      V této práci implementuji algoritmické generování obvodů vestavěné diagnostiky pro obvod tvořený náhodnou kombinační logikou.
    • Hardwarové zrcadlo paketů 

      Author: Karel Hynek; Supervisor: Ubik Sven; Opponent: Bartík Matěj
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2019-06-07)
      Diplomová práce se zabývá návrhem a realizací zrcadla paketů určeného k testování 1Gbps Ethernetových sítí. Zařízení dokáže přeposílat Ethernetové IP pakety až do plné rychlosti rozhraní. Nad datovým tokem je taktéž prováděna ...
    • Hardwarový akcelerátor pro dopočtení chybějících položek v datovém streamu 

      Author: Dvořáček Josef; Supervisor: Schmidt Jan; Opponent: Dostál Jiří
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2012-07-24)