ČVUT DSpace
  • Prohledat DSpace
  • English
  • Přihlásit se
  • English
  • English
Zobrazit záznam 
  •   ČVUT DSpace
  • České vysoké učení technické v Praze
  • Fakulta informačních technologií
  • katedra číslicového návrhu
  • Diplomové práce - 18103
  • Zobrazit záznam
  • České vysoké učení technické v Praze
  • Fakulta informačních technologií
  • katedra číslicového návrhu
  • Diplomové práce - 18103
  • Zobrazit záznam
JavaScript is disabled for your browser. Some features of this site may not work without it.

Návrh a verifikace integrovaného obvodu pro testování pamětí typu SRAM

Design and verification of integrated circuit for testing of SRAM type of memories

Typ dokumentu
diplomová práce
master thesis
Autor
Šimon Branda
Vedoucí práce
Novák Tomáš
Oponent práce
Novotný Martin
Studijní obor
Návrh a programování vestavných systémů
Studijní program
Informatika
Instituce přidělující hodnost
katedra číslicového návrhu



Práva
A university thesis is a work protected by the Copyright Act. Extracts, copies and transcripts of the thesis are allowed for personal use only and at one?s own expense. The use of thesis should be in compliance with the Copyright Act http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf and the citation ethics http://knihovny.cvut.cz/vychova/vskp.html
Vysokoškolská závěrečná práce je dílo chráněné autorským zákonem. Je možné pořizovat z něj na své náklady a pro svoji osobní potřebu výpisy, opisy a rozmnoženiny. Jeho využití musí být v souladu s autorským zákonem http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf a citační etikou http://knihovny.cvut.cz/vychova/vskp.html
Metadata
Zobrazit celý záznam
Abstrakt
V této práci je rozebrán návrh testovacího čipu pamětí typu SRAM. Nejdříve jsou paměti rozdělené dle jejich vlastností, poté jsou analyzovány paměti SRAM a je vysvětlen RTL návrh testovacího čipu, který byl napsán v jazyce VHDL. Návrh je rozdělen dle jednotlivých funkčních bloků, ve kterých je vysvětlena jejich funkce a co bylo nejnáročnější na implementaci. Poté je vysvětlen průběh syntézy a také statické časové analýzy. V poslední kapitole je řešena verifikace RTL designu a také post-layout netlistu. V závěru jsou vysvětleny vektorové testy a jejich funkce u tohoto testovacího čipu.
 
The main topic of this thesis is the design of the test chip of SRAM memories. At first the memories are divided by their properties, then the SRAM memories are analyzed. In the second chapter there is an overview of the RTL design of the test chip which was written in the VHDL language. The overview is divided by each of the functional blocks where it's told about their functioning and the most challenging parts when being designed. Then the synthesis and static time analysis is described. In the last chapter there is described the verification, both RTL and post-layout verification. There is also explained the vector (pattern) tests and for what they are used in this test chip.
 
URI
http://hdl.handle.net/10467/92943
Zobrazit/otevřít
PLNY_TEXT (1.057Mb)
POSUDEK (139.6Kb)
POSUDEK (139.5Kb)
Kolekce
  • Diplomové práce - 18103 [81]

České vysoké učení technické v Praze copyright © 2016 

DSpace software copyright © 2002-2016  Duraspace

Kontaktujte nás | Vyjádření názoru
Theme by 
@mire NV
 

 

Užitečné odkazy

ČVUT v PrazeÚstřední knihovna ČVUTO digitální knihovně ČVUTInformační zdrojePodpora studiaPodpora publikování

Procházet

Vše v DSpaceKomunity a kolekceDle data publikováníAutořiNázvyKlíčová slovaTato kolekceDle data publikováníAutořiNázvyKlíčová slova

Můj účet

Přihlásit se

České vysoké učení technické v Praze copyright © 2016 

DSpace software copyright © 2002-2016  Duraspace

Kontaktujte nás | Vyjádření názoru
Theme by 
@mire NV