ČVUT DSpace
  • Prohledat DSpace
  • English
  • Přihlásit se
  • English
  • English
Zobrazit záznam 
  •   ČVUT DSpace
  • České vysoké učení technické v Praze
  • Fakulta informačních technologií
  • katedra číslicového návrhu
  • Diplomové práce - 18103
  • Zobrazit záznam
  • České vysoké učení technické v Praze
  • Fakulta informačních technologií
  • katedra číslicového návrhu
  • Diplomové práce - 18103
  • Zobrazit záznam
JavaScript is disabled for your browser. Some features of this site may not work without it.

FPGA IP jádro pro síťové rozhraní s podporou v Linuxu

FPGA IP core implementing network interface with Linux support

Typ dokumentu
diplomová práce
master thesis
Autor
Jan Brokeš
Vedoucí práce
Beneš Tomáš
Oponent práce
Hynek Karel
Studijní obor
Návrh a programování vestavných systémů
Studijní program
Informatika 2010
Instituce přidělující hodnost
katedra číslicového návrhu



Práva
A university thesis is a work protected by the Copyright Act. Extracts, copies and transcripts of the thesis are allowed for personal use only and at one?s own expense. The use of thesis should be in compliance with the Copyright Act http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf and the citation ethics http://knihovny.cvut.cz/vychova/vskp.html
Vysokoškolská závěrečná práce je dílo chráněné autorským zákonem. Je možné pořizovat z něj na své náklady a pro svoji osobní potřebu výpisy, opisy a rozmnoženiny. Jeho využití musí být v souladu s autorským zákonem http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf a citační etikou http://knihovny.cvut.cz/vychova/vskp.html
Metadata
Zobrazit celý záznam
Abstrakt
Cílem práce je implementace IP jádra, které zpracovává SFP 10G nebo 1G signál na desce ZC706 do formy paketů. Ty potom filtruje podle cílového portu, určené pakety posílá na AXI Stream rozhraní v FPGA logice. Veškterý zbylý provoz předává ovladači v OS Petalinux. Výsledné řešení z velké části funguje tímto způsobem. Přijímá data z SFP transceiveru, rozdělí je na pakety a ty filtruje na základě cílového portu, vybrané posílá do FPGA, ostatní do OS. Kvůli omezení od výrobce nebylo možné implementovat dynamické přepínání mezi rychlostmi, pouze statické. 1G verze vyžaduje specifické nastavení v OS po prvním spuštění, 10G funguje bez problému.
 
The goal of this thesis is the implementation of IP core for processing SFP 10G or 1G signal on ZC706 board into packets. The packets are filtered based on destination port, specified packets are sent to AXI Stream interface in FPGA logic. All other traffic is sent to network driver in OS Petalinux. The solution largely works this way. It receives data from SFP transceiver, splits them into packets, and filters them based on destination port, chosen ones are sent to FPGA, others to OS. Because of limitation from mafunacturer, it isn’t possible to implement dynamic switching, only static. 1G version requires specific configuration after boot, 10G works without an issue.
 
URI
http://hdl.handle.net/10467/96937
Zobrazit/otevřít
PLNY_TEXT (823.6Kb)
PRILOHA (13.01Mb)
POSUDEK (50.53Kb)
POSUDEK (46.66Kb)
Kolekce
  • Diplomové práce - 18103 [81]

České vysoké učení technické v Praze copyright © 2016 

DSpace software copyright © 2002-2016  Duraspace

Kontaktujte nás | Vyjádření názoru
Theme by 
@mire NV
 

 

Užitečné odkazy

ČVUT v PrazeÚstřední knihovna ČVUTO digitální knihovně ČVUTInformační zdrojePodpora studiaPodpora publikování

Procházet

Vše v DSpaceKomunity a kolekceDle data publikováníAutořiNázvyKlíčová slovaTato kolekceDle data publikováníAutořiNázvyKlíčová slova

Můj účet

Přihlásit se

České vysoké učení technické v Praze copyright © 2016 

DSpace software copyright © 2002-2016  Duraspace

Kontaktujte nás | Vyjádření názoru
Theme by 
@mire NV