Now showing items 1-20 of 70

    • Aktualizace zavaděče MCUboot pro platformu ESP32 a real-time operační systém Zephyr 

      Author: David Horák; Supervisor: Beneš Tomáš; Opponent: Daňhel Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2024-06-07)
      Tato diplomová práce se zabývá přidáním podpory pro aktualizace zavaděče MCUboot v rámci operačního systému reálného času Zephyr pro platformu ESP32. Na začátku práce je představena platforma ESP32, zavaděč MCUboot a ...
    • Analýza bezpečnosti USB paměti 

      Author: Jagoš David; Supervisor: Buček Jiří; Opponent: Kokeš Josef
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2018-06-08)
      Tato práce shrnuje bezpečnost flash disků s hardwarovou podporou šifrování a poskytuje bezpečnostní analýzu disku Kingston DataTraveler Vault Privacy.
    • Analýza bezpečnosti USB paměti 

      Author: Jagoš David; Supervisor: Buček Jiří; Opponent: Kokeš Josef
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2019-02-01)
      Tato práce shrnuje bezpečnost flash disků s hardwarovou podporou šifrování a poskytuje bezpečnostní analýzu disku Kingston DataTraveler Vault Privacy.
    • Analýza dat ze senzorů s využitím SoC ESP32 

      Author: Zajíc Pavel; Supervisor: Macejko Peter; Opponent: Černý Viktor
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2019-02-01)
      Tato diplomová práce se zabývá analýzou pripojení a zpracování dat ze senzoru pomocí cipu ESP32 a zejména analýzou možností prenosu dat pomocí vestavené WiFi a sériové linky a predzpracování dat ze senzoru (mikrofonu) v ...
    • Asynchronní implementace šifry DES 

      Author: Bělohoubek Jan; Supervisor: Schmidt Jan; Opponent: Novotný Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2014-06-27)
    • Autíčko II 

      Author: Štěpánek Filip; Supervisor: Dobiáš Radek; Opponent: Náplava Pavel
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2013-02-07)
    • Automatické testování infotainment jednotek 

      Author: Jan Kubát; Supervisor: Daňhel Martin; Opponent: Zimmerhakl Tomáš
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2020-08-26)
      Tato diplomová práce se zabývá automatickým testováním infotainment jednotky automobilu. Práce podává teoretické informace o skriptovacím jazyce TCL a sběrnici CAN, které představují základ pro vytvoření automatických ...
    • Bezdrátová komunikace vozidel a infrastruktury 

      Author: Karel Hevessy; Supervisor: Macháček Miroslav; Opponent: Miškovský Vojtěch
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2023-02-10)
      Tato práce se zabývá zmapováním standardizace mezivozidlové V2X komunikace a její praktickou implementací. V teoretické části popisuje její standardizaci, použité technologie a existující pilotní projekty. Dále vybírá ...
    • Bezpečnostní analýza řídící jednotky pro automobily 

      Author: Matúš Olekšák; Supervisor: Miškovský Vojtěch; Opponent: Socha Petr
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2022-06-02)
      Tato práce se zabývá testováním zabezpečení řídicích jednotek pro automobily, konkrétněji zabezpečenou komunikací po sběrnici CAN. Byl zkoušen útok postranním kanálem, nahrání upraveného firmwaru a vyčtení bootloaderu přes ...
    • Chytrý dům 4.0 

      Author: Jakub Kyzek; Supervisor: Daňhel Martin; Opponent: Štěpánek Filip
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2022-06-02)
      Tato práce se zabývá návrhem a implementací systému pro chytrou domácnost jako součást projektu společnosti Kyvit s.r.o. Projekt volně navazuje na myšlenky a realizaci představenou v bakalářské práci Návrh a implementace ...
    • Datalogger pro zařízení měřící spektrum ionizujícího záření 

      Author: Libor Kuchař; Supervisor: Štěpánek Filip; Opponent: Kohlík Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-06-04)
      Datalogger je zařízení zachycující data v čase. V rámci textu závěrečné práce je rozebíráno, jak vhodně navrhnout a realizovat datalogger v domácích podmínkách vhodný pro měření spektra ionizujícího záření. V rámci tohoto ...
    • Deadline Verification Using Model Checking 

      Author: Jan Onderka; Supervisor: Ratschan Stefan; Opponent: Schmidt Jan
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2020-06-12)
      V této práci je představena nová aplikace pro formální verifikaci splnění nejzazších termínů (deadlines) v jednoduchých programech pro mikrokontroléry, pracující na úrovni strojového kódu. V práci jsou studovány dosavadní ...
    • Detekce přítomnosti objektu ve vymezené oblasti pomocí sensoru typu dToF pro použití v automobilu 

      Author: Petr Moucha; Supervisor: Andrle Jiří; Opponent: Novotný Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2023-02-10)
      Práce popisuje realizaci zařízení, jehož cílem je hlídat vymezenou oblast uvnitř automobilu před vniknutím nežádoucích objektů. Oblast je snímána pomocí direct Time-of-Flight (dToF) senzorů od firmy STMicroelectronics, ...
    • Digitální realizace elektronických výhybek pro reproduktorové soustavy 

      Author: Pavel Dohnal; Supervisor: Kyncl Jan; Opponent: Socha Petr
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2022-06-02)
      Tato práce popisuje, jakým způsobem lze navrhnout digitální reproduktorovou výhybku, která implementuje zadané přenosové funkce. Dále porovnává implementaci výhybky Eulerovou metodou, metodou Runge Kutta a implementaci ...
    • Emulátor bezkontaktní čipové karty v FPGA 

      Author: Jeřábek Stanislav; Supervisor: Buček Jiří; Opponent: Štěpánek Filip
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2016-05-15)
      Tato práce se zabývá emulací komunikace bezkontaktních čipových karet typu A podle normy ISO/IEC 14443. Odlišnost tohoto emulátoru spočívá v téměř stoprocentní implementaci v hardwaru - FPGA - v jazyce VHDL.
    • FPGA akcelerace baby varianty schématu WTFHE 

      Author: Pavel Chytrý; Supervisor: Novotný Martin; Opponent: Klemsa Jakub
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-08-27)
      S nárůstem cloudových výpočeních služeb je soukromí osobních údajů často v otázce, jelikož k nim má poskytovatel služeb plný přístup. Tuto situaci dále zhoršují zařízení, které mají přístup k soukromým datům uživatelů, ale ...
    • FPGA IP jádro pro síťové rozhraní s podporou v Linuxu 

      Author: Jan Brokeš; Supervisor: Beneš Tomáš; Opponent: Hynek Karel
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-08-27)
      Cílem práce je implementace IP jádra, které zpracovává SFP 10G nebo 1G signál na desce ZC706 do formy paketů. Ty potom filtruje podle cílového portu, určené pakety posílá na AXI Stream rozhraní v FPGA logice. Veškterý zbylý ...
    • FPGA IP jádro pro síťové rozhraní s podporou v Linuxu 

      Author: Jaromír Mikušík; Supervisor: Beneš Tomáš; Opponent: Hynek Karel
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2020-06-12)
      ..............................
    • Generátor prostředků vestavěné diagnostiky 

      Author: Hülle Robert; Supervisor: Daňhel Martin; Opponent: Štěpánek Filip
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2015-06-08)
      V této práci implementuji algoritmické generování obvodů vestavěné diagnostiky pro obvod tvořený náhodnou kombinační logikou.
    • Hardwarové zrcadlo paketů 

      Author: Karel Hynek; Supervisor: Ubik Sven; Opponent: Bartík Matěj
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2019-06-07)
      Diplomová práce se zabývá návrhem a realizací zrcadla paketů určeného k testování 1Gbps Ethernetových sítí. Zařízení dokáže přeposílat Ethernetové IP pakety až do plné rychlosti rozhraní. Nad datovým tokem je taktéž prováděna ...