Now showing items 1-20 of 33

    • Analýza bezpečnosti USB paměti 

      Author: Jagoš David; Supervisor: Buček Jiří; Opponent: Kokeš Josef
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2018-06-08)
      Tato práce shrnuje bezpečnost flash disků s hardwarovou podporou šifrování a poskytuje bezpečnostní analýzu disku Kingston DataTraveler Vault Privacy.
    • Analýza bezpečnosti USB paměti 

      Author: Jagoš David; Supervisor: Buček Jiří; Opponent: Kokeš Josef
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2019-02-01)
      Tato práce shrnuje bezpečnost flash disků s hardwarovou podporou šifrování a poskytuje bezpečnostní analýzu disku Kingston DataTraveler Vault Privacy.
    • Analýza dat ze senzorů s využitím SoC ESP32 

      Author: Zajíc Pavel; Supervisor: Macejko Peter; Opponent: Černý Viktor
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2019-02-01)
      Tato diplomová práce se zabývá analýzou pripojení a zpracování dat ze senzoru pomocí cipu ESP32 a zejména analýzou možností prenosu dat pomocí vestavené WiFi a sériové linky a predzpracování dat ze senzoru (mikrofonu) v ...
    • Asynchronní implementace šifry DES 

      Author: Bělohoubek Jan; Supervisor: Schmidt Jan; Opponent: Novotný Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2014-06-27)
    • Autíčko II 

      Author: Štěpánek Filip; Supervisor: Dobiáš Radek; Opponent: Náplava Pavel
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2013-02-07)
    • Emulátor bezkontaktní čipové karty v FPGA 

      Author: Jeřábek Stanislav; Supervisor: Buček Jiří; Opponent: Štěpánek Filip
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2016-05-15)
      Tato práce se zabývá emulací komunikace bezkontaktních čipových karet typu A podle normy ISO/IEC 14443. Odlišnost tohoto emulátoru spočívá v téměř stoprocentní implementaci v hardwaru - FPGA - v jazyce VHDL.
    • Generátor prostředků vestavěné diagnostiky 

      Author: Hülle Robert; Supervisor: Daňhel Martin; Opponent: Štěpánek Filip
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2015-06-08)
      V této práci implementuji algoritmické generování obvodů vestavěné diagnostiky pro obvod tvořený náhodnou kombinační logikou.
    • Hardwarový akcelerátor pro dopočtení chybějících položek v datovém streamu 

      Author: Dvořáček Josef; Supervisor: Schmidt Jan; Opponent: Dostál Jiří
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2012-07-24)
    • HW modul pro samoopravný kód (FEC) v reálném čase 

      Author: Nymš Jiří; Supervisor: Ubik Sven; Opponent: Kubalík Pavel
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2013-02-07)
    • HW podpora detekce NAT 

      Author: Rusnačko Ivan; Supervisor: Dostál Jiří; Opponent: Benáček Pavel
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2013-06-16)
    • Implementace Petriho sítě v hradlovém poli 

      Author: Jakš Zbyněk; Supervisor: Kubátová Hana; Opponent: Kohlík Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2018-06-08)
      Tato práce se zabývá metodikou převodu popisu Petriho sítí z jazyka PNML do syntetizovatelného zápisu pro programovatelná hradlová pole v jazyce VHDL. V úvodní části představí samotný koncept Petriho sítí, varianty a ...
    • Informační systém pro podporu provozu jídelny 

      Author: Kello Tomáš; Supervisor: Macejko Peter; Opponent: Hülle Robert
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2018-06-08)
      Práca rieši informačný systém vo veľkokapacitných jedálňach. Obsahujúci databázový, aplikačný server, aplikáciu na správu systému a tri druhy terminálov: informačný, objednávací a výdajný. Na termináli si klient môže ...
    • Inkrementální verifikace bezpečnosti na základě binárních rozhodovacích stromů 

      Author: Hovorka Vojtěch; Supervisor: Ratschan Stefan; Opponent: Kohlík Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2013-06-16)
    • Inteligentní zabezpečovací systém garáže: Nadřazený systém 

      Author: Červenka Ondřej; Supervisor: Daňhel Martin; Opponent: Kohlík Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2018-06-08)
      Tato diplomová práce se zabývá tvorbou zabezpečovacího systému pro správu garáží. Konkrétně jde o návrh a implementaci nadřazeného systému, který sbírá a zpracovává data zaslaná podřízenými systémy v jednotlivých garážích. ...
    • IO-Link Device pro testování IO-Link Masterů 

      Author: Volf Ondřej; Supervisor: Fenyk Miloš; Opponent: Kohlík Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2017-05-09)
      Během vývoje IO-Link Master produktů je třeba průběžně testovat funkčnost pomocí různých IO-Link deviců. Tato práce si klade za cíl vytvořit IO-Link test device, který by proces testování značně zjednodušil a umožnil by ...
    • Maskování šifry AES na mikrořadiči a DPA druhého řádu 

      Author: Bhatti Abdullah; Supervisor: Buček Jiří; Opponent: Novotný Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2019-02-01)
      Práce je zam˘e˘rena na mo˘zné útoky pomocí diferenciální analýzy výkonu na maskované implementaci AES-128 na mikrokontroleru AVR. Implementace je rozd˘elenadot˘rí˘cástí. První˘cástobsahujenemaskovanéverzeAES-128. Druhá ...
    • Měření na kontaktních čipových kartách 

      Author: Hofierka Ondřej; Supervisor: Buček Jiří; Opponent: Hlaváč Josef
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2014-02-12)
    • Model VLIW procesoru 

      Author: Blaha Hynek; Supervisor: Kubátová Hana; Opponent: Šimková Marcela
      Tato diplomová práce obsahuje teoretický základ typologie procesorů, jejich vývoje a vlastostí s důrazem na procesory typu VLIW. Čtenář je seznámen s vývojovým prostředím Codasip, ve kterém je následně implementována mnou ...
    • Multiplatformní grafická aplikace pro simulaci mikroprogramovaného procesoru DOP 

      Author: Miškovský Vojtěch; Supervisor: Kubalík Pavel; Opponent: Pluháček Alois
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2015-06-08)
      Cílem této práce je vytvoření multiplatformní aplikace pro simulaci mikroprogramovaného procesoru DOP sloužící zejména pro účely výuky. Aplikace by měla studentům umožnit pochopení fungování mikroprogramovaného procesoru ...
    • Nástroj pro monitorování sítě na čipu 

      Author: Vaník Jakub; Supervisor: Schmidt Jan; Opponent: Prokš Michal
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2014-06-27)