Browsing Diplomové práce - 18103 by Issue Date
Now showing items 1-20 of 70
-
Návrh digitálního I2C slave IP bloku
; Supervisor: Schmidt Jan; Opponent: Trojan Stanislav
(České vysoké učení technické v Praze. Vypočetní a informační centrum., 2012-07-24) -
Hardwarový akcelerátor pro dopočtení chybějících položek v datovém streamu
; Supervisor: Schmidt Jan; Opponent: Dostál Jiří
(České vysoké učení technické v Praze. Vypočetní a informační centrum., 2012-07-24) -
USB záznamník teploty
; Supervisor: Zahradnický Tomáš; Opponent: Skrbek Miroslav
(České vysoké učení technické v Praze. Vypočetní a informační centrum., 2012-07-24) -
Autíčko II
; Supervisor: Dobiáš Radek; Opponent: Náplava Pavel
(České vysoké učení technické v Praze. Vypočetní a informační centrum., 2013-02-07) -
HW modul pro samoopravný kód (FEC) v reálném čase
; Supervisor: Ubik Sven; Opponent: Kubalík Pavel
(České vysoké učení technické v Praze. Vypočetní a informační centrum., 2013-02-07) -
HW podpora detekce NAT
; Supervisor: Dostál Jiří; Opponent: Benáček Pavel
(České vysoké učení technické v Praze. Vypočetní a informační centrum., 2013-06-16) -
Inkrementální verifikace bezpečnosti na základě binárních rozhodovacích stromů
; Supervisor: Ratschan Stefan; Opponent: Kohlík Martin
(České vysoké učení technické v Praze. Vypočetní a informační centrum., 2013-06-16) -
Řídící systém ovládání posypového vozidla
; Supervisor: Novotný Martin; Opponent: Pospíšil Jan
(České vysoké učení technické v Praze. Vypočetní a informační centrum., 2014-02-12) -
Měření na kontaktních čipových kartách
; Supervisor: Buček Jiří; Opponent: Hlaváč Josef
(České vysoké učení technické v Praze. Vypočetní a informační centrum., 2014-02-12) -
Návrh a vývoj pokročilé řídící jednotky lineárního motoru pro přesná laboratorní měření v biomechanice
; Supervisor: Novotný Martin; Opponent: Vaňát Tomáš
(České vysoké učení technické v Praze. Vypočetní a informační centrum., 2014-06-27) -
Asynchronní implementace šifry DES
; Supervisor: Schmidt Jan; Opponent: Novotný Martin
(České vysoké učení technické v Praze. Vypočetní a informační centrum., 2014-06-27) -
Nástroj pro monitorování sítě na čipu
; Supervisor: Schmidt Jan; Opponent: Prokš Michal
(České vysoké učení technické v Praze. Vypočetní a informační centrum., 2014-06-27) -
Multiplatformní grafická aplikace pro simulaci mikroprogramovaného procesoru DOP
; Supervisor: Kubalík Pavel; Opponent: Pluháček Alois
(České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2015-06-08)Cílem této práce je vytvoření multiplatformní aplikace pro simulaci mikroprogramovaného procesoru DOP sloužící zejména pro účely výuky. Aplikace by měla studentům umožnit pochopení fungování mikroprogramovaného procesoru ... -
Návrh verifikačního prostředí pro inteligentní sensor
; Supervisor: Šťastný Jakub; Opponent: Douša Jiří
(České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2015-06-08)Práce je zaměřena na návrh a implementaci verifikačního prostředí pro inteligentní senzor. Inteligentní senzor, podle obecně uznávaných průmyslových definic, spojuje měřící prvek, analogově číslicový převodník a sběrnici ... -
Generátor prostředků vestavěné diagnostiky
; Supervisor: Daňhel Martin; Opponent: Štěpánek Filip
(České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2015-06-08)V této práci implementuji algoritmické generování obvodů vestavěné diagnostiky pro obvod tvořený náhodnou kombinační logikou. -
Emulátor bezkontaktní čipové karty v FPGA
; Supervisor: Buček Jiří; Opponent: Štěpánek Filip
(České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2016-05-15)Tato práce se zabývá emulací komunikace bezkontaktních čipových karet typu A podle normy ISO/IEC 14443. Odlišnost tohoto emulátoru spočívá v téměř stoprocentní implementaci v hardwaru - FPGA - v jazyce VHDL. -
IO-Link Device pro testování IO-Link Masterů
; Supervisor: Fenyk Miloš; Opponent: Kohlík Martin
(České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2017-05-09)Během vývoje IO-Link Master produktů je třeba průběžně testovat funkčnost pomocí různých IO-Link deviců. Tato práce si klade za cíl vytvořit IO-Link test device, který by proces testování značně zjednodušil a umožnil by ... -
Přístupový systém s využitím RFID karet
; Supervisor: Bartík Matěj; Opponent: Čejka Tomáš
(České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2017-05-09)Cílem práce je dostatečně analyzovat trh s přístupovými systémy a na základě toho připravit robustní přístupový systém na míru zadání. Velký důraz je kladen na praktičnost a cenu implementace. Výsledné řešení komunikuje ... -
Návrh generického digitálního SoC obvodu pro FPGA platformu
; Supervisor: Hujer Martin; Opponent: Schmidt Jan
(České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2017-05-09)Tato diplomová práce se zabývá návrhem nástroje pro tvorbu systémů na čipu (SoC). Vygenerovaný SoC je možné ovládat prostřednictvím počítače pomocí rozhraní UART. Prostředí pro ovládání z počítače je napsáno v jazyce Python. ... -
Paralelní optimalizace logických obvodů
; Supervisor: Fišer Petr; Opponent: Schmidt Jan
(České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2017-06-28)Tato práce se zabývá rozdělováním logického obvodu na vhodné části, které následně paralelně resyntetizuje za účelem dosažení lepšího konečného výsledku, než kdyby se obvod resyntetizoval vcelku. Představen je vlastní ...