Now showing items 33-52 of 67

    • Maskování šifry AES na mikrořadiči a DPA druhého řádu 

      Author: Bhatti Abdullah; Supervisor: Buček Jiří; Opponent: Novotný Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2019-02-01)
      Práce je zam˘e˘rena na mo˘zné útoky pomocí diferenciální analýzy výkonu na maskované implementaci AES-128 na mikrokontroleru AVR. Implementace je rozd˘elenadot˘rí˘cástí. První˘cástobsahujenemaskovanéverzeAES-128. Druhá ...
    • Měření na kontaktních čipových kartách 

      Author: Hofierka Ondřej; Supervisor: Buček Jiří; Opponent: Hlaváč Josef
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2014-02-12)
    • Model VLIW procesoru 

      Author: Blaha Hynek; Supervisor: Kubátová Hana; Opponent: Šimková Marcela
      Tato diplomová práce obsahuje teoretický základ typologie procesorů, jejich vývoje a vlastostí s důrazem na procesory typu VLIW. Čtenář je seznámen s vývojovým prostředím Codasip, ve kterém je následně implementována mnou ...
    • Multiplatformní grafická aplikace pro simulaci mikroprogramovaného procesoru DOP 

      Author: Miškovský Vojtěch; Supervisor: Kubalík Pavel; Opponent: Pluháček Alois
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2015-06-08)
      Cílem této práce je vytvoření multiplatformní aplikace pro simulaci mikroprogramovaného procesoru DOP sloužící zejména pro účely výuky. Aplikace by měla studentům umožnit pochopení fungování mikroprogramovaného procesoru ...
    • Nástroj pro monitorování sítě na čipu 

      Author: Vaník Jakub; Supervisor: Schmidt Jan; Opponent: Prokš Michal
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2014-06-27)
    • Nástroje pro rychlé vytěžování dat při analýze postranních kanálů na FPGA 

      Author: Ondřej Semrád; Supervisor: Miškovský Vojtěch; Opponent: Socha Petr
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2020-06-12)
      K provedení útoku odběrovou analýzou na kryptografické zařízení je třeba naměřit až miliony průběhů spotřeby tohoto zařízení. Cílem této práce je vytvořit sadu nástrojů, která urychlí a usnadní proces získávání průběhů ...
    • Návrh a verifikace integrovaného obvodu pro testování pamětí typu SRAM 

      Author: Šimon Branda; Supervisor: Novák Tomáš; Opponent: Novotný Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-01-29)
      V této práci je rozebrán návrh testovacího čipu pamětí typu SRAM. Nejdříve jsou paměti rozdělené dle jejich vlastností, poté jsou analyzovány paměti SRAM a je vysvětlen RTL návrh testovacího čipu, který byl napsán v jazyce ...
    • Návrh a vývoj pokročilé řídící jednotky lineárního motoru pro přesná laboratorní měření v biomechanice 

      Author: Bartík Matěj; Supervisor: Novotný Martin; Opponent: Vaňát Tomáš
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2014-06-27)
    • Návrh digitálního I2C slave IP bloku 

      Author: Vošalík Jan; Supervisor: Schmidt Jan; Opponent: Trojan Stanislav
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2012-07-24)
    • Návrh generického digitálního SoC obvodu pro FPGA platformu 

      Author: Vanc Václav; Supervisor: Hujer Martin; Opponent: Schmidt Jan
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2017-05-09)
      Tato diplomová práce se zabývá návrhem nástroje pro tvorbu systémů na čipu (SoC). Vygenerovaný SoC je možné ovládat prostřednictvím počítače pomocí rozhraní UART. Prostředí pro ovládání z počítače je napsáno v jazyce Python. ...
    • Návrh spolehlivých systémů v FPGA s použitím bezpečnostních kódů 

      Author: Vojtěch Pail; Supervisor: Kubalík Pavel; Opponent: Fišer Petr
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-01-29)
      Cílem této práce je analýza poruchového chování obvodů pomocí simulačního softwaru KČN. Pro obvody jsou nalezeny vhodné bezpečnostní kódy, které jsou schopné detekovat, případně opravovat tyto poruchy s co nejmenší redundancí. ...
    • Návrh systému na čipu s procesorem RISC V pro řídící obvod USI digitálního grafického pera 

      Author: Martin Stahl; Supervisor: Novák Tomáš; Opponent: Novotný Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2023-06-09)
      Tato diplomová práce se zabývá RTL návrhem a implementací systému systému na čipu na procesorové platformě RISC-V pro USI ovladač grafického pera. Současný SoC ovladače pera založeného na CoolRISC je analyzován a na základě ...
    • Návrh verifikačního prostředí pro inteligentní sensor 

      Author: Háleček Ivo; Supervisor: Šťastný Jakub; Opponent: Douša Jiří
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2015-06-08)
      Práce je zaměřena na návrh a implementaci verifikačního prostředí pro inteligentní senzor. Inteligentní senzor, podle obecně uznávaných průmyslových definic, spojuje měřící prvek, analogově číslicový převodník a sběrnici ...
    • Obrany proti útokům postranními kanály založené na dynamické rekonfiguraci FPGA 

      Author: Brejník Jan; Supervisor: Jeřábek Stanislav; Opponent: Novotný Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2019-02-01)
      Programovatelná hradlová pole (FPGA) disponují schopností dynamické rekonfigurace, díky které mohou být částečně přeprogramovány za běhu, a to bez nutnosti vnějšího zásahu. Jeden a ten samý výpočet tak může být v různých ...
    • Paralelní optimalizace logických obvodů 

      Author: Rusin Lukáš; Supervisor: Fišer Petr; Opponent: Schmidt Jan
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2017-06-28)
      Tato práce se zabývá rozdělováním logického obvodu na vhodné části, které následně paralelně resyntetizuje za účelem dosažení lepšího konečného výsledku, než kdyby se obvod resyntetizoval vcelku. Představen je vlastní ...
    • Pokročilé metody simulace v jazyce SystemVerilog 

      Author: Miroslav Kallus; Supervisor: Kohlík Martin; Opponent: Borecký Jaroslav
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-06-04)
      Tato práce se zabývá prací s nástroji pro simulaci číslicových obvodů. V první části se práce zabývá seznámením se s konstrukcemi jazyka SystemVerilog a knihovny UVM. Dále práce otestuje nástroje pro vytváření testbenchů, ...
    • Programová výbava pro realizaci útoků postranními kanály 

      Author: Socha Petr; Supervisor: Miškovský Vojtěch; Opponent: Novotný Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2019-02-01)
      Kryptoanalyza postrannich kanalu predstavuje vaznou hrozbu pro mnoho soucasnych kryptosystemu. Utok postrannim kanalem se typicky sklada z aktivni faze, tj. sberu dat, a z analyticke faze, tj. zkoumani a vyhodnocovani dat. ...
    • Přenos zvukových signálů počítačovou sítí na platformě Zynq 

      Author: Majerčík Michal; Supervisor: Ubik Sven; Opponent: Kubalík Pavel
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2018-06-08)
      Predmetom tejto diplomovej práce je implementácia audio kodekov pre platformu Audio MVTP založenú na platforme Xilinx Zynq-7000. Jej výsledkom sú moduly vďaka ktorým je na platforme možný prevod audia medzi analógovou ...
    • Přístupový systém s využitím RFID karet 

      Author: Vojíř Jan; Supervisor: Bartík Matěj; Opponent: Čejka Tomáš
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2017-05-09)
      Cílem práce je dostatečně analyzovat trh s přístupovými systémy a na základě toho připravit robustní přístupový systém na míru zadání. Velký důraz je kladen na praktičnost a cenu implementace. Výsledné řešení komunikuje ...
    • Přístupový systém s využitím RFID karet 

      Author: Petr Elexa; Supervisor: Bartík Matěj; Opponent: Zahradnický Tomáš
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2020-02-06)
      V této práci je navržen a implementován základní systém pro rízení fyzického prístupu osob, založený na použití RFID karet. Tento systém podporuje velmi rozšírené RFID karty komunikující na frekvence 125 kHz. Soucástí jsou ...