• Emulátor kufříkového mikropočítače PMI-80 

      Autor: Vojtěch Straka; Vedoucí práce: Novotný Martin; Oponent práce: Miškovský Vojtěch
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2023-06-17)
      Práce se zabývá tvorbou emulátoru pro počítač Tesla PMI-80 na bázi FPGA čipu. Popisuje architekturu počítače a druhy emulace, které lze využít. Dále je zdůvodněn výběr cílové platformy, kterou je jádro pro projekt MiSTer ...
    • FPGA akcelerace baby varianty schématu WTFHE 

      Autor: Pavel Chytrý; Vedoucí práce: Novotný Martin; Oponent práce: Klemsa Jakub
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-08-27)
      S nárůstem cloudových výpočeních služeb je soukromí osobních údajů často v otázce, jelikož k nim má poskytovatel služeb plný přístup. Tuto situaci dále zhoršují zařízení, které mají přístup k soukromým datům uživatelů, ale ...
    • FPGA IP jádro pro síťové rozhraní s podporou v Linuxu 

      Autor: Jan Brokeš; Vedoucí práce: Beneš Tomáš; Oponent práce: Hynek Karel
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-08-27)
      Cílem práce je implementace IP jádra, které zpracovává SFP 10G nebo 1G signál na desce ZC706 do formy paketů. Ty potom filtruje podle cílového portu, určené pakety posílá na AXI Stream rozhraní v FPGA logice. Veškterý zbylý ...
    • FPGA IP jádro pro síťové rozhraní s podporou v Linuxu 

      Autor: Jaromír Mikušík; Vedoucí práce: Beneš Tomáš; Oponent práce: Hynek Karel
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2020-06-12)
      ..............................
    • Hardwarové zrcadlo paketů 

      Autor: Karel Hynek; Vedoucí práce: Ubik Sven; Oponent práce: Bartík Matěj
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2019-06-07)
      Diplomová práce se zabývá návrhem a realizací zrcadla paketů určeného k testování 1Gbps Ethernetových sítí. Zařízení dokáže přeposílat Ethernetové IP pakety až do plné rychlosti rozhraní. Nad datovým tokem je taktéž prováděna ...
    • Implementace kompresního algoritmu LZ4 s vysokou propustností v FPGA 

      Autor: Tomáš Beneš; Vedoucí práce: Bartík Matěj; Oponent práce: Borecký Jaroslav
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2019-06-07)
      Diplomová práce se zabývá návrhem a implementací kompresní a dekompresní architektury číslicových jednotek určených pro FPGA obvody. Návrh klade důraz na využití v systémech s vysokou propustností a nízkou latencí. Práce ...
    • Inovace řadiče pro grafický LCD displej elektronického psacího stroje 

      Autor: Boris Pankovčin; Vedoucí práce: Kubalík Pavel; Oponent práce: Schmidt Jan
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2022-06-10)
      Táto bakalárka práca sa zaoberá návrhom a realizáciou funkčného prototypu radiča staršieho typu LCD, ktorý bude slúžiť ako náhrada pôvodneho radiča typu MSM6255. Analytická časť práce sa detailne venuje opisu spôsobu ...
    • Multichannel USB time-to-digital interface 

      Autor: Vojtěch Nevřela; Vedoucí práce: Borecký Jaroslav; Oponent práce: Novotný Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2024-02-09)
      Předmětem práce je vývoj 4 kanálového time to digital konvertoru připojeného k PC skrze USB 3.0 rozhranı́. Implementace je vyhotovena v SystemVerilogu, otestována za pomoci Xilinx Vivado ILA a nasazena na FPGA SoM který ...
    • Nástroje pro rychlé vytěžování dat při analýze postranních kanálů na FPGA 

      Autor: Ondřej Semrád; Vedoucí práce: Miškovský Vojtěch; Oponent práce: Socha Petr
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2020-06-12)
      K provedení útoku odběrovou analýzou na kryptografické zařízení je třeba naměřit až miliony průběhů spotřeby tohoto zařízení. Cílem této práce je vytvořit sadu nástrojů, která urychlí a usnadní proces získávání průběhů ...
    • Návrh spolehlivých systémů v FPGA s použitím bezpečnostních kódů 

      Autor: Vojtěch Pail; Vedoucí práce: Kubalík Pavel; Oponent práce: Fišer Petr
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-01-29)
      Cílem této práce je analýza poruchového chování obvodů pomocí simulačního softwaru KČN. Pro obvody jsou nalezeny vhodné bezpečnostní kódy, které jsou schopné detekovat, případně opravovat tyto poruchy s co nejmenší redundancí. ...
    • Ochrana šifry PRESENT prostřednictvím falešných a vícenásobnýcch rund na FPGA 

      Autor: Petr Moucha; Vedoucí práce: Novotný Martin; Oponent práce: Jeřábek Stanislav
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2020-01-30)
      Práce pojednává o zabezpečení blokových šifer před útoky zaměřujícími se na informace o spotřebě během šifrování. Testovaným protiopatřením je technika vícenásobných a falešných rund, jejíž efektivnost nebyla doposud ...
    • Programovatelný generátor synchronních sekvencí pulzů 

      Autor: Vojtěch Nevřela; Vedoucí práce: Borecký Jaroslav; Oponent práce: Dudka Michal
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2020-06-19)
      Předmětem práce je analýza dostupných technologií a následná implementace programovatelného vícekanálového sekvenceru pulzů za využití hradlového pole. Předmětem praktické části je samotný vývoj řešení v jazyce Verilog a ...
    • Programovatelný řídicí systém pro ovládání periferií náročných na přesné časování 

      Autor: Martin Fujda; Vedoucí práce: Kubalík Pavel; Oponent práce: Borecký Jaroslav
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2024-06-15)
      Táto bakalárska práca sa zaoberá návrhom programovateľného riadiaceho systému pre ovládanie periférií, ktoré sú náročné na presné časovanie pri použití architektúry MicroBlaze na FPGA obvode spoločnosti Xilinx Inc. Cieľom ...
    • Realizace základních matematických funkcí s pomocí hardware 

      Autor: Jan Brokeš; Vedoucí práce: Kubalík Pavel; Oponent práce: Kohlík Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2019-06-13)
      Předmětem práce je efektivní výpočet matematických funkcí (logaritmus, druhá odmocnina, goniometrické funkce) v FPGA s následným využitím ve výuce FIT ČVUT v Praze. V práci jsou vytvořeny modely algoritmů s podrobným ...
    • Vliv nastavení syntézních parametrů na odolnost proti útokům postranními kanály 

      Autor: Tomáš Balihar; Vedoucí práce: Novotný Martin; Oponent práce: Miškovský Vojtěch
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2020-08-26)
      Aby byl návrh kryptografického obvodu použitelný, musí být hlavně bezpečný. Útoky postranními kanály jsou čím dál jednodušeji proveditelné a návrháři obvodů musí věnovat velkou část svého času implementaci obran proti těmto ...
    • Vliv odstupu signálu od šumu na úspěšnost útoku postranním kanálem 

      Autor: Adam Rektořík; Vedoucí práce: Socha Petr; Oponent práce: Miškovský Vojtěch
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2022-06-10)
      Šifra PRESENT šifruje a dešfruje blok textu. Korelačni odběrová analýza je metoda útoku na šifru, která vytvoři model spotřeby energie a tento model koreluje se skutečnou spotřebou při šifrováni. Během šifrováni mohou ...
    • Zařízení pro ovládání základních periferií připojených k FPGA obvodu 

      Autor: Michal Šebek; Vedoucí práce: Kubalík Pavel; Oponent práce: Miškovský Vojtěch
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2023-06-17)
      Tato bakalářská práce se zabývá ovládáním běžně dostupných periferií z FPGA obvodu společnosti Xilinx. Z periferií řízených přímo jsou vybrána tlačítka, přepínače, LED diody, rotační enkodér a maticová klávesnice. ...