Hledat
Zobrazují se záznamy 51-60 z 70
Implementace kompresního algoritmu LZ4 s vysokou propustností v FPGA, High throughput FPGA implementation of LZ4 algorithm
; Vedoucí práce: Bartík Matěj; Oponent práce: Borecký Jaroslav (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2019-06-07)
Diplomová práce se zabývá návrhem a implementací kompresní a dekompresní architektury číslicových jednotek určených pro FPGA obvody. Návrh klade důraz na využití v systémech s vysokou propustností a nízkou latencí. Práce ...
Informační systém pro podporu provozu jídelny, Information system to support dining room operation
; Vedoucí práce: Macejko Peter; Oponent práce: Hülle Robert (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2018-06-08)
Práca rieši informačný systém vo veľkokapacitných jedálňach. Obsahujúci databázový, aplikačný server, aplikáciu na správu systému a tri druhy terminálov: informačný, objednávací a výdajný. Na termináli si klient môže ...
Obrany proti útokům postranními kanály založené na dynamické rekonfiguraci FPGA, Side-channel attack countermeasures based on dynamic reconfiguration of FPGA
; Vedoucí práce: Jeřábek Stanislav; Oponent práce: Novotný Martin (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2019-02-01)
Programovatelná hradlová pole (FPGA) disponují schopností dynamické rekonfigurace, díky které mohou být částečně přeprogramovány za běhu, a to bez nutnosti vnějšího zásahu. Jeden a ten samý výpočet tak může být v různých ...
SAT s diferenciálními rovnicemi, SAT with differential equations
; Vedoucí práce: Ratschan Stefan; Oponent práce: Surynek Pavel (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2018-06-08)
Na mnoho dnešnich systémů, např. vestavných, jsou kladeny vysoké nároky na splněni specifikaci, které často závisi na jevech z fyzikálniho okoli. Pro rozsáhlé systémy se osvědčuje použiti formálni verifikace jako nástroje ...
Implementace Petriho sítě v hradlovém poli, Petri Net Implementation in FPGA
; Vedoucí práce: Kubátová Hana; Oponent práce: Kohlík Martin (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2018-06-08)
Tato práce se zabývá metodikou převodu popisu Petriho sítí z jazyka PNML do syntetizovatelného zápisu pro programovatelná hradlová pole v jazyce VHDL. V úvodní části představí samotný koncept Petriho sítí, varianty a ...
Inteligentní zabezpečovací systém garáže: Nadřazený systém, Intelligent security system of a garage: Superset system
; Vedoucí práce: Daňhel Martin; Oponent práce: Kohlík Martin (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2018-06-08)
Tato diplomová práce se zabývá tvorbou zabezpečovacího systému pro správu garáží. Konkrétně jde o návrh a implementaci nadřazeného systému, který sbírá a zpracovává data zaslaná podřízenými systémy v jednotlivých garážích. ...
FPGA akcelerace baby varianty schématu WTFHE, FPGA Acceleration of the Baby Variant of the WTFHE Scheme
; Vedoucí práce: Novotný Martin; Oponent práce: Klemsa Jakub (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-08-27)
S nárůstem cloudových výpočeních služeb je soukromí osobních údajů často v otázce, jelikož k nim má poskytovatel služeb plný přístup. Tuto situaci dále zhoršují zařízení, které mají přístup k soukromým datům uživatelů, ale ...
Robustní zavaděč paměti flash pro mikrokontrolér pracující přes rozhraní NFC., Robust flash memory bootloader for a microcontroller over near field communication
; Vedoucí práce: Hušák Jiří; Oponent práce: Hülle Robert (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-08-27)
Tato práce obsahuje návrh a implementaci zavaděče flash paměti pro mikrokontroler s architekturou RISC-V. Zavaděč přenáší novou aplikaci přes rozhraní NFC, tvořené deskou NTAG5 link. Součástí práce je i návrh a implementace ...
Bezpečnostní analýza řídící jednotky pro automobily, Security analysis of electronic control units for automobiles
; Vedoucí práce: Miškovský Vojtěch; Oponent práce: Socha Petr (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2022-06-02)
Tato práce se zabývá testováním zabezpečení řídicích jednotek pro automobily, konkrétněji zabezpečenou komunikací po sběrnici CAN. Byl zkoušen útok postranním kanálem, nahrání upraveného firmwaru a vyčtení bootloaderu přes ...
Simulace procesorů v jazyce SystemVerilog, CPU simulation in SystemVerilog
; Vedoucí práce: Kohlík Martin; Oponent práce: Kašpar Jiří (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2022-06-02)
Tato práce se zabývá návrhem simulačních prostředí pro simulaci procesorů v jazyce SystemVerilog. K simulaci procesorů je využita knihovna UVM, její registrový model a vývojové prostředí QuestaSim. V této práci je navrženo ...