Zobrazit minimální záznam

Návrh QSPI master rozhraní



dc.contributor.advisorJakovenko Jiří
dc.contributor.authorJan Němeček
dc.date.accessioned2020-06-18T22:52:35Z
dc.date.available2020-06-18T22:52:35Z
dc.date.issued2020-06-18
dc.identifierKOS-960815561905
dc.identifier.urihttp://hdl.handle.net/10467/88194
dc.description.abstractTato diplomová práce pojednává o návrhu a implementaci QSPI master rozhraní s procesorovým jádrem RISCV. QSPI protokol byl prostudován z dostupných flash pamětí, které QSPI rozhraní podporují. Byly porovnány rozdíly v protokolu mezi různými flash paměťmi a sestaven jednotný popis protokolu. Dále bylo prostudováno RISCV PULP rozhraní, aby k němu bylo možné připojit QSPI master rozhraní. Protokolové funkce a parametry byly vybrány a byl vytvořen systémový návrh a specifikace. Jednotlivé bloky návrhu byly implementovány na RTL úrovni pomocí VHDL. Během VHDL implementace byl návrh průběžně testován pomocí VHDL testů. Ověření konceptu návrhu bylo provedeno implementací QSPI master rozhraní společně RISCV procesorem do FPGA. Procesor byl naprogramován a byla ověřena komunikace mezi procesorem a QSPI rozhraním. Dále byla ověřena komunikace mezi QSPI rozhraním a připojenou externí flash pamětí. Na závěr byly pomocí UVM verifikačního prostředí testovány základní scénáře použití. Návrh je tím připraven na rozsáhlé testování.cze
dc.description.abstractThis master's thesis deals with the design and implementation of the QSPI master interface with the RISCV processor core. The QSPI protocol was studied from available flash memories, which support QSPI protocol. Differences in the protocol were compared between studied flash memories, and a unified protocol description was written. The RISCV PULP interface was studied to allow connection of the RISCV with the QSPI master interface. Protocol features and parameters were chosen, and system-level design and design specification was created. Individual blocks of the design were implemented in RTL with VHDL. The design was continuously tested during the VHDL implementation phase with the VHDL testbench. Proof of concept was done by the implementation of the design with the RISCV processor into FPGA. The processor was programmed, and communication between the QSPI interface and the processor was verified. The QSPI communication was verified between the~QSPI interface and external flash memory. At last, basic use-cases were verified in the UVM environment implemented in System Verilog. Thereby, the design was prepared for full verification.eng
dc.publisherČeské vysoké učení technické v Praze. Vypočetní a informační centrum.cze
dc.publisherCzech Technical University in Prague. Computing and Information Centre.eng
dc.rightsA university thesis is a work protected by the Copyright Act. Extracts, copies and transcripts of the thesis are allowed for personal use only and at one?s own expense. The use of thesis should be in compliance with the Copyright Act http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf and the citation ethics http://knihovny.cvut.cz/vychova/vskp.htmleng
dc.rightsVysokoškolská závěrečná práce je dílo chráněné autorským zákonem. Je možné pořizovat z něj na své náklady a pro svoji osobní potřebu výpisy, opisy a rozmnoženiny. Jeho využití musí být v souladu s autorským zákonem http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf a citační etikou http://knihovny.cvut.cz/vychova/vskp.htmlcze
dc.subjectQSPIcze
dc.subjectPULPcze
dc.subjectRI5CYcze
dc.subjectRISCVcze
dc.subjectFPGAcze
dc.subjectDDRcze
dc.subjectFlash paměťcze
dc.subjectVHDLcze
dc.subjectQSPIeng
dc.subjectPULPeng
dc.subjectRI5CYeng
dc.subjectRISCVeng
dc.subjectFPGAeng
dc.subjectDDReng
dc.subjectFlash memoryeng
dc.subjectVHDLeng
dc.titleDesign of QSPI master interfacecze
dc.titleNávrh QSPI master rozhraníeng
dc.typediplomová prácecze
dc.typemaster thesiseng
dc.contributor.refereeIlle Ondřej
theses.degree.disciplineElektronikacze
theses.degree.grantorkatedra mikroelektronikycze
theses.degree.programmeElektronika a komunikacecze


Soubory tohoto záznamu




Tento záznam se objevuje v následujících kolekcích

Zobrazit minimální záznam