Rozvrhování výpočtů inference neuronových sítí na vestavném hardware
Computation scheduling in neural network inference on embedded hardware
dc.contributor.advisor | Sojka Michal | |
dc.contributor.author | Eldar Iosip | |
dc.date.accessioned | 2020-01-22T23:51:20Z | |
dc.date.available | 2020-01-22T23:51:20Z | |
dc.date.issued | 2020-01-22 | |
dc.identifier | KOS-860412708205 | |
dc.identifier.uri | http://hdl.handle.net/10467/86023 | |
dc.description.abstract | Cílem této práce je prozkoumat state- of-the-art způsoby detekce objektů po- mocí konvolučních neuronových sítí, využívaných v oblasti autonomního řízení. Proto aby běh na vestavěných systémech byl dostatečně optimalizo- ván, je nutné rozumět struktuře sítě a způsobu, jak se provádí její výpočet pomocí konkrétní knihovny. Hlavním cílem této práce je porovnat něko- lik dostupných knihoven pro oblast strojového učení a popsat nezdokumen- tovanou vnitřní architekturu knihovny TensorFlow, aby bylo možné na základě těchto znalostí upravovat vykonávané části kódu za účelem lepšího rozvrho- vání jednotlivých procesů. Aby bylo možné porovnávat výsledky budoucích optimalizací na cílové platformě NVI- DIA Jetson Tegra X2, je představen jednoduchý benchmark a je popsán postup, jak vyčítat spotřebu energie a tepelný profil čipů na desce. | cze |
dc.description.abstract | This thesis aims to examine the state-of-the-art solution of using con- volutional neural networks to address the problem of object detection, during the autonomous driving. The effective execution of these solutions involves an in-depth understanding of used frame- work architectures. The main goal of the thesis is to compare several ma- chine learning frameworks and provide a comprehensive description of the nondocumented internal architecture of the TensorFlow machine learning framework to allow future researches to introduce modifications regarding scheduling mechanisms. To properly evaluate future modifications on the target platform NVIDIA Tegra X2, the thesis introduces the benchmark and provides an instruction how to read power consumption and temperature of board components. | eng |
dc.publisher | České vysoké učení technické v Praze. Vypočetní a informační centrum. | cze |
dc.publisher | Czech Technical University in Prague. Computing and Information Centre. | eng |
dc.rights | A university thesis is a work protected by the Copyright Act. Extracts, copies and transcripts of the thesis are allowed for personal use only and at one?s own expense. The use of thesis should be in compliance with the Copyright Act http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf and the citation ethics http://knihovny.cvut.cz/vychova/vskp.html | eng |
dc.rights | Vysokoškolská závěrečná práce je dílo chráněné autorským zákonem. Je možné pořizovat z něj na své náklady a pro svoji osobní potřebu výpisy, opisy a rozmnoženiny. Jeho využití musí být v souladu s autorským zákonem http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf a citační etikou http://knihovny.cvut.cz/vychova/vskp.html | cze |
dc.subject | neuronové sítě | cze |
dc.subject | inference | cze |
dc.subject | tensorflow | cze |
dc.subject | edge computing | cze |
dc.subject | jetson tx2 | cze |
dc.subject | vestavěné systémy | cze |
dc.subject | yolov3 | cze |
dc.subject | neural networks | eng |
dc.subject | embedded systems | eng |
dc.subject | inference | eng |
dc.subject | tensorflow | eng |
dc.subject | yolov3 | eng |
dc.subject | edge computing | eng |
dc.subject | jetson tx2 | eng |
dc.title | Rozvrhování výpočtů inference neuronových sítí na vestavném hardware | cze |
dc.title | Computation scheduling in neural network inference on embedded hardware | eng |
dc.type | diplomová práce | cze |
dc.type | master thesis | eng |
dc.contributor.referee | Pošík Petr | |
theses.degree.discipline | Softwarové inženýrství | cze |
theses.degree.grantor | katedra počítačů | cze |
theses.degree.programme | Otevřená informatika | cze |
Soubory tohoto záznamu
Tento záznam se objevuje v následujících kolekcích
-
Diplomové práce - 13136 [892]