ČVUT DSpace
  • Prohledat DSpace
  • English
  • Přihlásit se
  • English
  • English
Zobrazit záznam 
  •   ČVUT DSpace
  • České vysoké učení technické v Praze
  • Fakulta informačních technologií
  • katedra teoretické informatiky
  • Bakalářské práce - 18101
  • Zobrazit záznam
  • České vysoké učení technické v Praze
  • Fakulta informačních technologií
  • katedra teoretické informatiky
  • Bakalářské práce - 18101
  • Zobrazit záznam
JavaScript is disabled for your browser. Some features of this site may not work without it.

Simulátor 32-bitového procesoru podporující instrukční sadu MIPS

Simulator of the 32-bit MIPS processor

Typ dokumentu
bakalářská práce
bachelor thesis
Autor
Petr Nešpůrek
Vedoucí práce
Štepanovský Michal
Oponent práce
Buk Zdeněk
Studijní obor
Teoretická informatika
Studijní program
Informatika
Instituce přidělující hodnost
katedra teoretické informatiky



Práva
A university thesis is a work protected by the Copyright Act. Extracts, copies and transcripts of the thesis are allowed for personal use only and at one?s own expense. The use of thesis should be in compliance with the Copyright Act http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf and the citation ethics http://knihovny.cvut.cz/vychova/vskp.html
Vysokoškolská závěrečná práce je dílo chráněné autorským zákonem. Je možné pořizovat z něj na své náklady a pro svoji osobní potřebu výpisy, opisy a rozmnoženiny. Jeho využití musí být v souladu s autorským zákonem http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf a citační etikou http://knihovny.cvut.cz/vychova/vskp.html
Metadata
Zobrazit celý záznam
Abstrakt
Hlavním cílem této práce je implementovat simulátor procesoru, který podporuje instrukční sadu MIPS32. Implementaci vyřeším jako dva programy - jádro simulátoru napsané v jazyce Verilog a obalující grafická aplikace v jazyce Java s použitím grafického frameworku JavaFX. Výsledkem práce je aplikace, která přečte a spustí program napsaný ve strojovém jazyce architektury MIPS32 a zobrazí historii běhu programu. Ukazuje hodnoty v jednotlivých vodičích a modulech procesoru, datovou paměť, instrukční paměť a simulaci skryté paměti (cache). Tento simulátor bude v budoucnu použit pro výuku předmětu BI-APS (Architektury počítačových systémů), použitá instrukční sada je proto upravena pro potřeby tohoto předmětu.
 
Goal of this work is to implement a processor simulator with MIPS32 instruction set. I will implement this as two programs - a simulator core written in Verilog hardware definition language and a GUI application written in Java with usage of graphic framework JavaFX. Result of this work is an application that reads and runs a program written in MIPS32 machine code and shows history of the program run. It displays values in processor modules and wires, data memory, instruction memory and cache simulation. This simulator will be used in BI-APS (Architectures of Computer Systems) course, instruction set is modified for needs of this course.
 
URI
http://hdl.handle.net/10467/83380
Zobrazit/otevřít
PLNY_TEXT (541.2Kb)
POSUDEK (136.8Kb)
POSUDEK (137.1Kb)
Kolekce
  • Bakalářské práce - 18101 [351]

České vysoké učení technické v Praze copyright © 2016 

DSpace software copyright © 2002-2016  Duraspace

Kontaktujte nás | Vyjádření názoru
Theme by 
@mire NV
 

 

Užitečné odkazy

ČVUT v PrazeÚstřední knihovna ČVUTO digitální knihovně ČVUTInformační zdrojePodpora studiaPodpora publikování

Procházet

Vše v DSpaceKomunity a kolekceDle data publikováníAutořiNázvyKlíčová slovaTato kolekceDle data publikováníAutořiNázvyKlíčová slova

Můj účet

Přihlásit se

České vysoké učení technické v Praze copyright © 2016 

DSpace software copyright © 2002-2016  Duraspace

Kontaktujte nás | Vyjádření názoru
Theme by 
@mire NV