Zobrazit minimální záznam

Using of AnyLogic tool for process simulation.



dc.contributor.advisorMolhanec Martin
dc.contributor.authorSarsembayev Igor
dc.date.accessioned2019-02-20T10:46:41Z
dc.date.available2019-02-20T10:46:41Z
dc.date.issued2019-01-30
dc.identifierKOS-695599580405
dc.identifier.urihttp://hdl.handle.net/10467/79763
dc.description.abstractTato bakalářská práce vypraví o simulačním nástroje AnyLogic určeným k sestrojení simulačních modelů různých typů modelování. Cílem je seznámit profesoři a studenty s možnostmi simulačního modelování. Jako příklad k praktickému zpracování modelu byla zvolena simulace výroby polovodičových systému pro mikroprocesory. K sestrojenému simulačnímu modelu se vytváří vhodný experiment pro posouzení výsledků a zvolení nejlepší varianty provedení.cze
dc.description.abstractThis Bachelor Thesis deals with the AnyLogic simulation tool designed to construct simulation models of various types of modeling. The purpose is to familiarize professors and students with the possibilities of simulation modeling. As an example of practical modeling, a simulation of manufacturing semiconductor systems for microprocessors was chosen. A suitable experiment is made to assess the results and select the best version.eng
dc.language.isoCZE
dc.publisherČeské vysoké učení technické v Praze. Vypočetní a informační centrum.cze
dc.publisherCzech Technical University in Prague. Computing and Information Centre.eng
dc.rightsA university thesis is a work protected by the Copyright Act. Extracts, copies and transcripts of the thesis are allowed for personal use only and at one?s own expense. The use of thesis should be in compliance with the Copyright Act http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf and the citation ethics http://knihovny.cvut.cz/vychova/vskp.htmleng
dc.rightsVysokoškolská závěrečná práce je dílo chráněné autorským zákonem. Je možné pořizovat z něj na své náklady a pro svoji osobní potřebu výpisy, opisy a rozmnoženiny. Jeho využití musí být v souladu s autorským zákonem http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf a citační etikou http://knihovny.cvut.cz/vychova/vskp.htmlcze
dc.subjectKřemíkové desky,agent,blok,element,AnyLogic,PLE,model,modelování,simulace,proces,experiment,parametr,proměnnácze
dc.subjectSilicon wafer,agent,block,element,AnyLogic,PLE,model,modeling,simulation,process,experiment,parameter,variableeng
dc.titleVyužití simulačního nástroje AnyLogic při simulaci procesů.cze
dc.titleUsing of AnyLogic tool for process simulation.eng
dc.typebakalářská prácecze
dc.typebachelor thesiseng
dc.date.accepted2019-02-06
dc.contributor.refereeGeorgiev Vladimír
theses.degree.disciplineAplikovaná elektrotechnikacze
theses.degree.grantorkatedra elektrotechnologiecze
theses.degree.programmeElektrotechnika, energetika a managementcze


Soubory tohoto záznamu




Tento záznam se objevuje v následujících kolekcích

Zobrazit minimální záznam