ČVUT DSpace
  • Prohledat DSpace
  • English
  • Přihlásit se
  • English
  • English
Nepojmenovaný 
  •   ČVUT DSpace
  • České vysoké učení technické v Praze
  • Fakulta elektrotechnická
  • katedra řídicí techniky
  • Diplomové práce - 13135
  • Nepojmenovaný
  • České vysoké učení technické v Praze
  • Fakulta elektrotechnická
  • katedra řídicí techniky
  • Diplomové práce - 13135
  • Nepojmenovaný
JavaScript is disabled for your browser. Some features of this site may not work without it.

Hledat

Zobrazit pokročilé filtrySkrýt pokročilé filtry

Filtry

Filtry použijte na upřesnění výsledků vyhledávání.

Zobrazují se záznamy 1-1 z 1

  • Možnosti řazení:
  • Relevance
  • Název vzestupně
  • Název sestupně
  • Autor vzestupně
  • Autor sestupně
  • Vedoucí vzestupně
  • Vedoucí sestupně
  • Oponent vzestupně
  • Oponent sestupně
  • Datum publikování vzestupně
  • Datum publikování sestupně
  • Datum obhajoby vzestupně
  • Datum obhajoby sestupně
  • Výsledků na stránku:
  • 5
  • 10
  • 20
  • 40
  • 60
  • 80
  • 100

Hardwarová podpora předvídatelné exekuce na vícejádrových procesorech, FPGA-based support for predictable execution model in multi-core CPU 

Baryshnikov Maxim; Vedoucí práce: Sojka Michal; Oponent práce: Chudoba Jan (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2018-06-21)
Z důvodu potřeby snížení nákladů a zvýšení výkonu embedded real-time systémů, pracují vědci po celém světě na způsobech, jak přizpůsobit hotová komerční zařízení bezpečnostně-kritickému designu. Předvídatelný exekuční model ...

České vysoké učení technické v Praze copyright © 2016 

DSpace software copyright © 2002-2016  Duraspace

Kontaktujte nás | Vyjádření názoru
Theme by 
@mire NV
 

 

Užitečné odkazy

ČVUT v PrazeÚstřední knihovna ČVUTO digitální knihovně ČVUTInformační zdrojePodpora studiaPodpora publikování

Procházet

Vše v DSpaceKomunity a kolekceDle data publikováníAutořiNázvyKlíčová slovaTato kolekceDle data publikováníAutořiNázvyKlíčová slova

Můj účet

Přihlásit se

Prohlížení

Autor
Baryshnikov Maxim (1)
Chudoba Jan (1)
Sojka Michal (1)
Klíčové slovo
predictable execution,Xilinx Zynq Ultrascale+,MPSoC,FPGA,tracing,memory,PREM (1)
Xilinx Zynq Ultrascale+,PREM,MPSoC,FPGA,trasování,ARM (1)... zobrazit další

České vysoké učení technické v Praze copyright © 2016 

DSpace software copyright © 2002-2016  Duraspace

Kontaktujte nás | Vyjádření názoru
Theme by 
@mire NV