Prohlížení Diplomové práce - 13134 dle předmětu "VHDL"
Zobrazují se záznamy 1-4 z 4
-
Design of QSPI master interface
; Vedoucí práce: Jakovenko Jiří; Oponent práce: Ille Ondřej
(České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2020-06-18)Tato diplomová práce pojednává o návrhu a implementaci QSPI master rozhraní s procesorovým jádrem RISCV. QSPI protokol byl prostudován z dostupných flash pamětí, které QSPI rozhraní podporují. Byly porovnány rozdíly v ... -
Komunikace s MEMS mikrofony pomocí FPGA
; Vedoucí práce: Honzík Petr; Oponent práce: Liska Matej
(České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2024-02-01)Tato diplomová práce se zabývá komunikací s MEMS mikrofony pomocí programovatelného hradlového pole (FPGA). V jazyce VHDL bylo na FPGA implementováno čtení zvukových dat z mikrofonů s digitálními rozhraními TDM a I²S. ... -
Návrh a implementace základního 8bitového mikrokontroleru v FPGA poli
; Vedoucí práce: Lafata Pavel; Oponent práce: Pehnelt Tomáš
(České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2023-06-22)Tato práce má za cíl vytvořit jednoduchý mikrokontroler s využitím kitu Nexys 4 založeného na technologii FPGA. V první části se seznamujeme s obecnými principy mikrokontrolerů a technologií FPGA. V praktické části popisujeme ... -
Návrh řadiče I3C pro procesor RISC-V
; Vedoucí práce: Jakovenko Jiří; Oponent práce: Tuček Tomáš
(České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2024-06-20)Tato diplomová práce se zabývá RTL návrhem a implementací periferie řadiče I3C pro systém s procesorovým jádrem RISC-V. Práce popisuje protokol I3C s jeho hlavními vlastnostmi, včetně zpětné kompatibility s jeho předchůdcem ...