Zobrazit minimální záznam

Fast data-acquisition tools for side-channel analysis in FPGA



dc.contributor.advisorMiškovský Vojtěch
dc.contributor.authorOndřej Semrád
dc.date.accessioned2020-06-14T10:39:33Z
dc.date.available2020-06-14T10:39:33Z
dc.date.issued2020-06-12
dc.identifierKOS-862365965105
dc.identifier.urihttp://hdl.handle.net/10467/87915
dc.description.abstractK provedení útoku odběrovou analýzou na kryptografické zařízení je třeba naměřit až miliony průběhů spotřeby tohoto zařízení. Cílem této práce je vytvořit sadu nástrojů, která urychlí a usnadní proces získávání průběhů spotřeby a zároveň bude podporovat co nejvíce různých šifrovacích algoritmů. Sada nástrojů bude zaměřená na implementace šifrovacích algoritmů v hardware, konkrétně v FPGA.cze
dc.description.abstractTo mount a power analysis attack on a cryptographic device, one has to acquire up to millions of power traces of the attacked device. The goal of this thesis is to create a toolkit which will make the power traces acquisition faster whilst supporting as many different cryptographic schemes as possible. The toolkit will focus on hardware implentations of cryptographic schemes in FPGA.eng
dc.publisherČeské vysoké učení technické v Praze. Vypočetní a informační centrum.cze
dc.publisherCzech Technical University in Prague. Computing and Information Centre.eng
dc.rightsA university thesis is a work protected by the Copyright Act. Extracts, copies and transcripts of the thesis are allowed for personal use only and at one?s own expense. The use of thesis should be in compliance with the Copyright Act http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf and the citation ethics http://knihovny.cvut.cz/vychova/vskp.htmleng
dc.rightsVysokoškolská závěrečná práce je dílo chráněné autorským zákonem. Je možné pořizovat z něj na své náklady a pro svoji osobní potřebu výpisy, opisy a rozmnoženiny. Jeho využití musí být v souladu s autorským zákonem http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf a citační etikou http://knihovny.cvut.cz/vychova/vskp.htmlcze
dc.subjectOdběrová analýzacze
dc.subjectbezpečnostcze
dc.subjectFPGAcze
dc.subjectSakura-Gcze
dc.subjectPower analysiseng
dc.subjectsecurityeng
dc.subjectFPGAeng
dc.subjectSakura-Geng
dc.titleNástroje pro rychlé vytěžování dat při analýze postranních kanálů na FPGAcze
dc.titleFast data-acquisition tools for side-channel analysis in FPGAeng
dc.typediplomová prácecze
dc.typemaster thesiseng
dc.contributor.refereeSocha Petr
theses.degree.disciplineNávrh a programování vestavných systémůcze
theses.degree.grantorkatedra číslicového návrhucze
theses.degree.programmeInformatikacze


Soubory tohoto záznamu




Tento záznam se objevuje v následujících kolekcích

Zobrazit minimální záznam