Analyzátor pro Automotive Ethernet
Automotive Ethernet Analyzer
dc.contributor.advisor | Novák Jiří | |
dc.contributor.author | Jan Nejtek | |
dc.date.accessioned | 2019-06-12T22:52:10Z | |
dc.date.available | 2019-06-12T22:52:10Z | |
dc.date.issued | 2019-06-12 | |
dc.identifier | KOS-773337308105 | |
dc.identifier.uri | http://hdl.handle.net/10467/82840 | |
dc.description.abstract | Cílem této práce je navrhnout nástroj pro analýzu rozhraní 100Base-T1 (též známé jako Automotive Ethernet či BroadR-Reach). Práce je rozdělena do čtyř částí. V první části se seznámíme se standardem 100Base-T1 a čím se podobá a odlišuje od nejpoužívanějších standardů Ethernet. Následně na základě těchto znalostí navrhneme koncept jak pasivně monitorovat komunikaci na jednom síťovém segmentu tohoto rozhraní. Ve třetí části je popsána implementace potřebného hardware podle tohoto konceptu. Hardware je navržen tak, aby komunikoval s vývojovou sadou Terasic DE0-Nano-SoC. Poslední část popisuje návrh zdrojového kódu v jazyce VHDL, který dovoluje tomuto hardware fungovat a přeposílat zaznamenané pakety přes rozhraní Gigabit Ethernet, které je zabudované ve vývojové desce. | cze |
dc.description.abstract | The goal of this thesis is to design an analyzer tool for 100Base-T1 (also known as Automotive Ethernet or BroadR-Reach). It is split into four parts. In the first part, we acquaint ourselves with the 100Base-T1 standard and its intricacies, similarities and dissimilarities to most often used Ethernet standards. Next, based on this knowledge, we design a concept on how to passively monitor communication on a single network segment. In the third part the necessary hardware is implemented in accordance with said concept. The hardware interfaces to an FPGA development board Terasic DE0-Nano-SoC as per the assignment. The last part outlines the implementation of VHDL code that enables the hardware that was implemented to work and forward recorded packets over the development board's built-in Gigabit Ethernet interface. | eng |
dc.publisher | České vysoké učení technické v Praze. Vypočetní a informační centrum. | cze |
dc.publisher | Czech Technical University in Prague. Computing and Information Centre. | eng |
dc.rights | A university thesis is a work protected by the Copyright Act. Extracts, copies and transcripts of the thesis are allowed for personal use only and at one?s own expense. The use of thesis should be in compliance with the Copyright Act http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf and the citation ethics http://knihovny.cvut.cz/vychova/vskp.html | eng |
dc.rights | Vysokoškolská závěrečná práce je dílo chráněné autorským zákonem. Je možné pořizovat z něj na své náklady a pro svoji osobní potřebu výpisy, opisy a rozmnoženiny. Jeho využití musí být v souladu s autorským zákonem http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf a citační etikou http://knihovny.cvut.cz/vychova/vskp.html | cze |
dc.subject | 100Base-T1 | cze |
dc.subject | FPGA SoC | cze |
dc.subject | MII | cze |
dc.subject | PHY | cze |
dc.subject | analyzátor paketů | cze |
dc.subject | odposlech paketů | cze |
dc.subject | 100Base-T1 | eng |
dc.subject | FPGA SoC | eng |
dc.subject | MII | eng |
dc.subject | PHY | eng |
dc.subject | packet analyzer | eng |
dc.subject | packet sniffer | eng |
dc.title | Analyzátor pro Automotive Ethernet | cze |
dc.title | Automotive Ethernet Analyzer | eng |
dc.type | bakalářská práce | cze |
dc.type | bachelor thesis | eng |
dc.contributor.referee | Šusta Richard | |
theses.degree.discipline | Internet věcí | cze |
theses.degree.grantor | katedra měření | cze |
theses.degree.programme | Otevřená informatika | cze |
Soubory tohoto záznamu
Tento záznam se objevuje v následujících kolekcích
-
Bakalářské práce - 13138 [262]