• Návrh a realizace pracoviště pasivních optických přístupových sítí GPON 

      Autor: Krnáč Milan; Vedoucí práce: Lafata Pavel; Oponent práce: Jareš Petr
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2013-07-04)
    • Obsluha vstupních a výstupních periferií pomocí VHDL 

      Autor: Pehnelt Tomáš; Vedoucí práce: Lafata Pavel; Oponent práce: Pravda Michal
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2014-06-27)
    • Online nástroj pro minimalizaci logických funkcí metodou Karnaughových map a Quine-McCluskey 

      Autor: Vít Kodat; Vedoucí práce: Lafata Pavel; Oponent práce: Pehnelt Tomáš
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-06-08)
      Bakalářská práce se zabývá tématem minimalizace logických funkcí a vytvořením online nástroje pro minimalizaci těchto funkcí. Nástroj je vytvořen ve značkovacím jazyce HTML a programovacím jazyce JavaScript a je umístěn ...
    • Pasivní optické sítě na bázi protokolu Ethernet 

      Autor: Hrubeš Pavel; Vedoucí práce: Lafata Pavel; Oponent práce: Straka Jan
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2011-10-14)
    • Pasivní optické sítě nové generace 

      Autor: Roztočil Otakar; Vedoucí práce: Lafata Pavel; Oponent práce: Straka Jan
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2011-10-14)
    • Program v Matlabu pro automatické vyhodnocování optických tras metodou OTDR 

      Autor: Balek Tobiáš; Vedoucí práce: Lafata Pavel; Oponent práce: Jareš Ewa
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2018-06-19)
      Tato diplomová práce se zabývá analýzou optických tras pomocí optické reflektometrie OTDR (Optical Time-Domain Reflectometry) a zpracováním naměřených dat optickým reflektometrem. V rámci práce byl vytvořen program v ...
    • Přenos obrazové informace optickou přístupovou sítí GPON 

      Autor: Fára Martin; Vedoucí práce: Vodrážka Jiří; Oponent práce: Lafata Pavel
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2012-07-24)
    • Realizace jednoduchého navigačního systému pomocí FPGA a jazyka VHDL s výstupem na monitor 

      Autor: Jiří Čala; Vedoucí práce: Lafata Pavel; Oponent práce: Pehnelt Tomáš
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2022-06-09)
      Cílem práce je navrhnout a realizovat jednoduchý navigační systém na určování polohy, směru a rychlosti pohybu postavený na některém z dostupných kitů s FPGA, např. Zybo či Nexys a navigačním modulu Pmod NAV: 9-axis IMU ...
    • Realizace optického pojítka 

      Autor: Bakala Břetislav; Vedoucí práce: Lafata Pavel; Oponent práce: Straka Jan
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2011-10-14)
    • Realizace optického spoje volným prostorem pro kratší vzdálenosti 

      Autor: Bakala Břetislav; Vedoucí práce: Lafata Pavel; Oponent práce: Vodrážka Jiří
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2013-06-11)
    • Regulátor PWM ve VHDL na přípravku Spartan3E 

      Autor: Tomáš Bánok; Vedoucí práce: Lafata Pavel; Oponent práce: Pehnelt Tomáš
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2022-06-07)
      Tato bakalářská práce se zabývá vytvořením VHDL kódu pro přípravek Spartan-3E Starter Board. Měření teploty je zajištěno digitálním senzorem DS18B20, který komunikuje pomocí 1–Wire sběrnice. Získaná teplota je použita pro ...
    • Testování metalických kabeláží vyšších kategorií 

      Autor: Hajný Michal; Vedoucí práce: Vodrážka Jiří; Oponent práce: Lafata Pavel
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2013-07-04)
    • Testování triple play služeb v sítích GPON 

      Autor: Hendrych Radomír; Vedoucí práce: Lafata Pavel; Oponent práce: Jareš Petr
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2014-06-27)
    • Vytvoření automatizovaného měřicího pracoviště pro měření kabelů 

      Autor: Pohl Ondřej; Vedoucí práce: Vodrážka Jiří; Oponent práce: Lafata Pavel
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2013-06-11)
    • Využití klávesnicového vstupu PS/2 a výstupu na LCD displej přípravku Spartan3E 

      Autor: Simona Vránová; Vedoucí práce: Lafata Pavel; Oponent práce: Pehnelt Tomáš
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2020-08-26)
      Tato bakalářská práce se zabývá návrhem VHDL kódu pro přípravek Spartan-3E. Vstupem je připojená PS/2 klávesnice. K výstupu slouží zabudovaný LCD displej s řadičem HD44780. Vytvořený program umožňuje zobrazování stisknuté ...
    • Využití klávesnicového vstupu PS/2 a výstupu na LCD displej přípravku Spartan3E 

      Autor: Jan Skalička; Vedoucí práce: Lafata Pavel; Oponent práce: Pehnelt Tomáš
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2022-06-07)
      Práce se zaměřuje na čtení stisknuté klávesy na PS/2 klávesnici pomocí programovatelného hradlového pole FPGA. Tato přečtená klávesa je dále vypsána na LCD displej, který je součástí přípravku Spartan-3E. Displej se ovládá ...
    • Využití přípravku Terasic DE-10 Lite v jazyce VHDL 

      Autor: Josef Šebánek; Vedoucí práce: Lafata Pavel; Oponent práce: Pehnelt Tomáš
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-06-08)
      Tato práce má za cíl seznámit s možnostmi využití vývojového kitu Terasic DE10-Lite, postaveném na technologii FPGA. První část práce seznamuje obecně s technologií FPGA v porovnání s architekturou Intel MAX10. Další části ...
    • Využití vstupních a výstupních rozhraní v jazyce VHDL 

      Autor: Pehnelt Tomáš; Vedoucí práce: Lafata Pavel; Oponent práce: Chlumský Petr
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2016-05-26)
      Diplomová práce se zabývá přípravky Digilent Nexys 4, Digilent Nexys 3 a Spartan-3E Starter Board a rozhraními, kterými tyto přípravky disponují. Dále se zabývá implementovaným řízením některých těchto rozhraní. Mezi ...
    • Zabezpečovací systém s logováním na SD kartu vytvořený z přípravku Nexys4 v jazyce VHDL 

      Autor: Bohdan Jůza; Vedoucí práce: Lafata Pavel; Oponent práce: Pehnelt Tomáš
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2019-06-11)
      Bakalářská práce se věnuje problematice návrhu jednoduchého prototypu domácího zabezpečovacího systému s využitím FPGA pole na kitu Digilent Nexys 4 v jazyce VHDL. Zabývá se představením použitých komponentů a pak také ...