Hledat
Zobrazují se záznamy 1-10 z 14
Návrh digitálního I2C slave IP bloku, Digital I2C Slave Block Design
; Vedoucí práce: Schmidt Jan; Oponent práce: Trojan Stanislav (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2012-07-24)
Asynchronní implementace šifry DES, Asynchronous DES implementation
; Vedoucí práce: Schmidt Jan; Oponent práce: Novotný Martin (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2014-06-27)
Nástroj pro monitorování sítě na čipu, NoC monitoring tool
; Vedoucí práce: Schmidt Jan; Oponent práce: Prokš Michal (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2014-06-27)
Hardwarový akcelerátor pro dopočtení chybějících položek v datovém streamu, Hardware accelerator for computation of missing entries in data stream
; Vedoucí práce: Schmidt Jan; Oponent práce: Dostál Jiří (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2012-07-24)
Dekompozice logických funkcí s použitím XOR hradel, Logic Function Decomposition Using XOR gates
; Vedoucí práce: Fišer Petr; Oponent práce: Schmidt Jan (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2013-02-06)
Návrh generického digitálního SoC obvodu pro FPGA platformu, Design of a generic digital SoC for FPGA platform
; Vedoucí práce: Hujer Martin; Oponent práce: Schmidt Jan (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2017-05-09)
Tato diplomová práce se zabývá návrhem nástroje pro tvorbu systémů na čipu (SoC). Vygenerovaný SoC je možné ovládat prostřednictvím počítače pomocí rozhraní UART. Prostředí pro ovládání z počítače je napsáno v jazyce Python. ...
Paralelní optimalizace logických obvodů, Parallel Optimization of Logic Circuits
; Vedoucí práce: Fišer Petr; Oponent práce: Schmidt Jan (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2017-06-28)
Tato práce se zabývá rozdělováním logického obvodu na vhodné části, které následně paralelně resyntetizuje za účelem dosažení lepšího konečného výsledku, než kdyby se obvod resyntetizoval vcelku. Představen je vlastní ...
Návrh uživatelského rozhraní pro vestavný systém, Design of User Interface for Embedded System
; Vedoucí práce: Bartík Matěj; Oponent práce: Schmidt Jan (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2015-06-08)
Předmětem této práce je analýza možností OLED displeje řízeného řadičem SSD1306, GPIO řadiče a implementace knihoven zajišťujících jejich ovládání radiobudíkem provozovaném na 8bitovém mikrokontroléru ATtiny85. Součástí ...
Deadline Verification Using Model Checking, Deadline Verification Using Model Checking
; Vedoucí práce: Ratschan Stefan; Oponent práce: Schmidt Jan (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2020-06-12)
V této práci je představena nová aplikace pro formální verifikaci splnění nejzazších termínů (deadlines) v jednoduchých programech pro mikrokontroléry, pracující na úrovni strojového kódu. V práci jsou studovány dosavadní ...
Emulátor instrukční sady výukového procesoru, Instruction set emulator for a didactic processor
; Vedoucí práce: Schmidt Jan; Oponent práce: Zahradnický Tomáš (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2018-06-20)
Tato práce se zaměřuje návrh a implementaci překladače, emulátoru a ladící aplikace pro instrukční sadu jednoduchého procesoru, který pomůže úplným začátečníkům zorientovat se v problematice programování v asembleru. ...