Browsing katedra číslicového návrhu by Subject "VHDL"
Now showing items 1-7 of 7
-
Emulátor kufříkového mikropočítače PMI-80
; Supervisor: Novotný Martin; Opponent: Miškovský Vojtěch
(České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2023-06-17)Práce se zabývá tvorbou emulátoru pro počítač Tesla PMI-80 na bázi FPGA čipu. Popisuje architekturu počítače a druhy emulace, které lze využít. Dále je zdůvodněn výběr cílové platformy, kterou je jádro pro projekt MiSTer ... -
FPGA akcelerace baby varianty schématu WTFHE
; Supervisor: Novotný Martin; Opponent: Klemsa Jakub
(České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-08-27)S nárůstem cloudových výpočeních služeb je soukromí osobních údajů často v otázce, jelikož k nim má poskytovatel služeb plný přístup. Tuto situaci dále zhoršují zařízení, které mají přístup k soukromým datům uživatelů, ale ... -
Nástroj pro generování bezpečnostních kódů ve VHDL pomocí programu Wolfram Mathematica
; Supervisor: Kubalík Pavel; Opponent: Kohlík Martin
(České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-01-28)Tato bakalářská práce se zabývá návrhem a implementací nástrojů pro generování bezpečnostních kódů v prostředí Wolfram Mathematica. Na základě vstupních parametrů, jako například počet informačních bitů, názvy výstupních ... -
Nástroje pro podporu výuky samoopravných kódů v prostředí Wolfram Mathematica
; Supervisor: Kubalík Pavel; Opponent: Daňhel Martin
(České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2023-08-24)Tato bakalářská práce se věnuje tvorbě podpůrných materiálů pro výuku detekčních a samoopravných kódů. Na základě zvoleného kódu a jeho parametrů je prostřednictvím balíčků Wolfram Mathematica možné vygenerovat kodér, ... -
Návrh a verifikace integrovaného obvodu pro testování pamětí typu SRAM
; Supervisor: Novák Tomáš; Opponent: Novotný Martin
(České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-01-29)V této práci je rozebrán návrh testovacího čipu pamětí typu SRAM. Nejdříve jsou paměti rozdělené dle jejich vlastností, poté jsou analyzovány paměti SRAM a je vysvětlen RTL návrh testovacího čipu, který byl napsán v jazyce ... -
Realizace základních matematických funkcí s pomocí hardware
; Supervisor: Kubalík Pavel; Opponent: Kohlík Martin
(České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2019-06-13)Předmětem práce je efektivní výpočet matematických funkcí (logaritmus, druhá odmocnina, goniometrické funkce) v FPGA s následným využitím ve výuce FIT ČVUT v Praze. V práci jsou vytvořeny modely algoritmů s podrobným ... -
Zařízení pro ovládání základních periferií připojených k FPGA obvodu
; Supervisor: Kubalík Pavel; Opponent: Miškovský Vojtěch
(České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2023-06-17)Tato bakalářská práce se zabývá ovládáním běžně dostupných periferií z FPGA obvodu společnosti Xilinx. Z periferií řízených přímo jsou vybrána tlačítka, přepínače, LED diody, rotační enkodér a maticová klávesnice. ...