• Driver sběrnice CAN pro systém NuttX na mikrokontroléru ESP32C3 

      Autor: Jan Charvát; Vedoucí práce: Píša Pavel; Oponent práce: Vychodil Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2022-06-09)
      Hlavním úkolem práce bylo napsání ovladače rozhraní sběrnice CAN na mikrokontroleru ESP32C3 pro systém reálného času Nuttx. V teoretické části práce je čtenář seznámen s technologií sběrnice CAN, operačním systémem NuttX, ...
    • Identifikace skupin útočníků pomocí minimálních honeypotů 

      Autor: Miroslav Hanák; Vedoucí práce: Píša Pavel; Oponent práce: Čejka Tomáš
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2020-08-26)
      Tato práce se zabývá návrhem a implementací minimálních honeypotů a následujícími analýzami dat z nich získaných. Honeypot je nástroj pro záznam útoků v počítačové síti. Cílem analýz je prozkoumat a vybrat vhodné algoritmy ...
    • Model kontroléru CAN FD v emulátoru QEMU 

      Autor: Jan Charvát; Vedoucí práce: Píša Pavel; Oponent práce: Jeřábek Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2020-06-04)
      Tato práce začíná teoretickou částí, která obsahuje analýzu standardu CAN 2.0 a jeho rozdíly s nejnovějším standardem CAN FD. Teoretická část pokračuje s popisem CAN subsystémů v QEMU. Hlavní cíl práce je přispět do vývoje ...
    • Ovladače a knihovny pro OS RTEMS podporující grafické karty současných PC počítačů 

      Autor: Doležal Jan; Vedoucí práce: Píša Pavel; Oponent práce: Cimbál Pavel
      Hlavním cílem práce je implementace obecného ovladače kompatibilního s většinou grafických karet počítačů třídy PC (i386) pro operační systém RTEMS. Dosud byl pro tuto platformu dostupný ovladač pro standard VGA, který ...
    • Systém pro řízení pohybu robota využívající FPGA 

      Autor: Meloun Martin; Vedoucí práce: Píša Pavel; Oponent práce: Bartosiňski Roman
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2014-06-27)
    • Zřetězený návrh RISC-V procesoru ve VHDL určený pro výuku a demostraci včetně jeho aplikací na FPGA 

      Autor: Damir Gruncl; Vedoucí práce: Píša Pavel; Oponent práce: Štepanovský Michal
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2024-06-11)
      Architektura RISC-V získává v posledních letech na popularitě a naše kurzy počítačové architektury přešly v roce 2022 na standardní pětistupňový pipeline model RISC-V a náš simulátor QtRvSim. Tento projekt vytváří odpovídající ...