ČVUT DSpace
  • Search DSpace
  • Čeština
  • Login
  • Čeština
  • Čeština
View Item 
  •   ČVUT DSpace
  • Czech Technical University in Prague
  • Faculty of Electrical Engineering
  • Doctoral Theses - 13000
  • View Item
  • Czech Technical University in Prague
  • Faculty of Electrical Engineering
  • Doctoral Theses - 13000
  • View Item
JavaScript is disabled for your browser. Some features of this site may not work without it.

Sloupcový analogově číslicový převodník pro pixelový detektor

Column-parallel sampling for a monolithic pixel detector

Type of document
disertační práce
doctoral thesis
Author
Pavel Vančura
Supervisor
Jakovenko Jiří
Opponent
Musil Vladislav
Field of study
Elektronika (doktorský)
Study program
Elektrotechnika a informatika
Institutions assigning rank
katedra mikroelektroniky



Rights
A university thesis is a work protected by the Copyright Act. Extracts, copies and transcripts of the thesis are allowed for personal use only and at one?s own expense. The use of thesis should be in compliance with the Copyright Act http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf and the citation ethics http://knihovny.cvut.cz/vychova/vskp.html
Vysokoškolská závěrečná práce je dílo chráněné autorským zákonem. Je možné pořizovat z něj na své náklady a pro svoji osobní potřebu výpisy, opisy a rozmnoženiny. Jeho využití musí být v souladu s autorským zákonem http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf a citační etikou http://knihovny.cvut.cz/vychova/vskp.html
Metadata
Show full item record
Abstract
Tato dizertační práce se věnuje vývoji převodníku analogového signálu na digitální (ADC) s postupnou aproximací (SAR) a využitím plně diferenciální architektury pro monolitický pixelový detektor (MAPS) Spacepix-2 v technologii 180 nm SoI CMOS. MAPS detektory představují aktuální trend ve fyzikáních experimetech detekce částic o vysokých energiích (HEP). Kromě fyzikálních experimentů jsou tyto detektory hojně využívány v lékařských a kosmických aplikacích. ADC umístěné pod pixelovou maticí v MAPS detektoru se nazývá sloupcové ADC. Ve standardní architektuře pixelový detektor využívá pro každý sloupec jedno sloupcové ADC a analogové signály z pixelů jsou digitalizovány řádek po řádku. Hlavním problémem při návrhu diferenciálního sloupcového SAR ADC je jeho limitovaná šířka, která je dána šířkou pixelu. Spacepix-2 má šířku pixelu 60 μm. Při řešení tohoto problému byla navržena nová architektura v 8-bit a 10-bit verzi, ve které jedno sloupcové SAR ADC je použito pro vzorkování signálů ze dvou sloupců. Plocha SAR ADC se tedy zvětší na 120 μm.Tato nová architektura přispívá ke zlepšení rychlosti vzorkování, linearity, zmenšuje šum a dokonce i snižuje spotřebu SAR ADC. Navržené řešení jednoho sloupcového SAR ADC v 8-bit verzi dosahuje rychlosti vzorkování 4 MSps a spotřeby 200 μW při napájecím napětí 1.8 V. 10-bit verze dosahuje stejných parametrů s vyšší spotřebou 250 μW.
 
This thesis concerns the development of a fully differential analog to digital converter (ADC) with successive approximation (SAR) for a monolithic pixel detector (MAPS) Spacepix-2 in 180 nm SoI CMOS technology. MAPS detectors represent the actual trend in high-energy physics experiments (HEP). Besides HEP experiments are MAPS detectors often used in medical and space applications. ADC placed under the column of the MAPS pixel matrix is called column ADC. A single ADC for a single column is used in standard architecture. Analog signals from pixels are digitized row by row. The main problem of the differential column SAR ADC design is a limited width determined by the pitch of the pixel. The Spacepix-2 pixel pitch is 60 μm. This thesis proposes a new SAR column ADC architecture in 8-bit and 10-bit versions, where each ADC has multiplexed input to two columns. The layout area is doubled to 120 μm. This new architecture helps achieve higher speed, linearity, low noise, and low power consumption of the proposed SAR ADC. The 8 bit column ADC reaches sampling rate 4 MSps, average power consumption is 200 μW from a 1.8 V power supply at ten frames per second readout frequency. The 10 bit version achieves the same parameters with the higher power consumption of 250 μW.
 
URI
http://hdl.handle.net/10467/99470
View/Open
PLNY_TEXT (23.53Mb)
Collections
  • Disertační práce - 13000 [747]

České vysoké učení technické v Praze copyright © 2016 

DSpace software copyright © 2002-2016  Duraspace

Contact Us | Send Feedback
Theme by 
@mire NV
 

 

Useful links

CTU in PragueCentral library of CTUAbout CTU Digital LibraryResourcesStudy and library skillsResearch support

Browse

All of DSpaceCommunities & CollectionsBy Issue DateAuthorsTitlesSubjectsThis CollectionBy Issue DateAuthorsTitlesSubjects

My Account

Login

České vysoké učení technické v Praze copyright © 2016 

DSpace software copyright © 2002-2016  Duraspace

Contact Us | Send Feedback
Theme by 
@mire NV