Diagnostický převodník Automotive Ethernet a WiFi
WiFi diagnostic interface for Automotive Ethernet
Typ dokumentu
bakalářská prácebachelor thesis
Autor
Jan Fiala
Vedoucí práce
Sobotka Jan
Oponent práce
Pospíšil Tomáš
Studijní obor
Internet věcíStudijní program
Otevřená informatikaInstituce přidělující hodnost
katedra měřeníPráva
A university thesis is a work protected by the Copyright Act. Extracts, copies and transcripts of the thesis are allowed for personal use only and at one?s own expense. The use of thesis should be in compliance with the Copyright Act http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf and the citation ethics http://knihovny.cvut.cz/vychova/vskp.htmlVysokoškolská závěrečná práce je dílo chráněné autorským zákonem. Je možné pořizovat z něj na své náklady a pro svoji osobní potřebu výpisy, opisy a rozmnoženiny. Jeho využití musí být v souladu s autorským zákonem http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf a citační etikou http://knihovny.cvut.cz/vychova/vskp.html
Metadata
Zobrazit celý záznamAbstrakt
Cílem této práce je navrhnout a realizovat převodník mezi komunikačními protokoly 802.11 (WiFi) a 802.3bw (Automotive Ethernet). V práci jsou popsány oba protokoly a princip překladu mezi sítěmi 802.3 a 802.11. Dále jsou definovány požadované funkce a parametry převodníku a jsou zvoleny vhodné komponenty. Další část práce popisuje návrh a realizaci hardwaru na základě zvoleného SoC ESP-32 a PHY čipu TJA1100. Na základě testování zhotoveného převodníku je navržena druhá verze hardwaru, která řeší nedostatky v původním návrhu. Poslední kapitola popisuje návrh firmwaru převodníku ve vývojové platformě ESP-IDF. The goal of this thesis is to design and implement a converter between the 802.11 (WiFi) and 802.3bw (Automotive Ethernet) communication protocols. In the first part, both protocols are described and the principle of translating frames between 802.11 and 802.3 networks is discussed. Next, the requirements for the converter design are defined and suitable components are selected. In the next part, the design of the converter using the ESP-32 SoC and the TJA1100 PHY chip is described. After assembling and testing the hardware, a second version of the converter is designed, addressing the flaws found in the first version of the hardware. The last chapter describes the development of firmware using the ESP-IDF development platform.
Kolekce
- Bakalářské práce - 13138 [286]