Vylepšení elektrických vlastností MOSFET součástek v integrovaných obvodech pomocí topologie
Improvements in the electrical performances of MOSFET's in integrated circuits by physical mask design
Typ dokumentu
disertační prácedoctoral thesis
Autor
Dalibor Barri
Vedoucí práce
Jakovenko Jiří
Oponent práce
Musil Vladislav
Studijní obor
Elektronika (doktorský)Studijní program
Elektrotechnika a informatikaInstituce přidělující hodnost
katedra mikroelektronikyPráva
A university thesis is a work protected by the Copyright Act. Extracts, copies and transcripts of the thesis are allowed for personal use only and at one?s own expense. The use of thesis should be in compliance with the Copyright Act http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf and the citation ethics http://knihovny.cvut.cz/vychova/vskp.htmlVysokoškolská závěrečná práce je dílo chráněné autorským zákonem. Je možné pořizovat z něj na své náklady a pro svoji osobní potřebu výpisy, opisy a rozmnoženiny. Jeho využití musí být v souladu s autorským zákonem http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf a citační etikou http://knihovny.cvut.cz/vychova/vskp.html
Metadata
Zobrazit celý záznamAbstrakt
V současnosti jsou kritéria na ekologii a ochranu životního prostředí velmi přísná a je nezbytné je dodržovat. Avšak, i navzdory zavedeným pravidlům, vlastní iniciativou můžeme předcházet možným životním katastrofám, jako je tomu v této doktorské práci. Žít v zdravém životním prostředí je důležité pro každého z nás, a proto se tato práce zaměřuje na výzkum v oblasti vylepšení elektrických vlastností integrovaných polem řízených tranzistorů (MOSFET), která v konečném důsledku sníží, jak tlak na životní prostředí, tak i finanční náklady při výrobě integrovaných obvodů (IO). Snížení výrobních nákladů a tlaku na životní prostředí je dosaženo použitím menších ploch křemíkových desek při zachování původní funkčnosti čipu. Toho je dosaženo použitím pokročilých kosočtvercových topologií MOS tranzistorů (DLS MOSFETů) na integrovaném čipu, která jsou předmětem této práce. V této práci jsou představeny tři zásadní inovativní znalosti týkajících se DLS MOS transistorů, kterými jsou: nové analytické popsání efektivního poměru stran DLS MOSFETů, navržené řešení jak zlepšit elektrické vlastností u MOSFETů a nový přesný model efektivních změn prahového napětí v DLS MOSFETech. Všechny výše zmíněné body jsou zásadní pro vysoce kvalitní návrh integrovaných obvodů s DLS MOSFETy a jsou prvně publikovány v této práci. Nový inovativní přístup výpočtu efektivního poměru stran je založen na Schwarz-Christoffelově (SC) transformaci. V této práci je jak číselnými výpočty či 3D TCAD simulacemi, tak i měřením pozorováno a prokázáno, že nově prezentovaný přístup dosahuje lepších výsledků, než-li tomu je u jiného přístupu založeným na podélných paralelních rohových jevech (LCE) a paralelních asociaci MOSFETů s různou délkou kanálu (PAMDLE). Měření na reálných vzorcích také prokázala, jak zmíněné vylepšení, tak i změny efektivního napětí v DLS MOSFETech. Za tímto účelem bylo vyrobeno 1 124 vzorků v 160nm BCD technologickém procesu. At present, the criteria for ecology and vital environment protection are rigorous and must be respected. However, despite the established rules, our initiative can prevent potential life disasters, as it is in this doctoral thesis. Living in a healthy environment is essential for all of us, and therefore this thesis focuses on research into improvements in the electrical properties of integrated field-controlled transistors (MOSFET), which will ultimately reduce both environmental pressure and financial costs in the production of integrated circuits (IC). Reducing manufacturing costs and pressure on the environment is achieved by using smaller silicon wafer surfaces while retaining the original chip functionality. This is achieved by using the advanced diamond layout shape (DLS) gate pattern of MOS transistors (DLS MOSFETs) on the IC chip design that is subject of this thesis. In this thesis, there are presented three innovative crucial knowledge of the DLS MOSFETs, such us novel analytical descriptions of the effective aspect ratio of DLS MOSFET, the way how to improve electrical performances of the MOSFETs, and the new precise model of the effective threshold voltage changes in the DLS MOSFETs. All these points are essential for the high-quality level design of integrated circuits with DLS MOSFETs and are defined for the first time in this thesis. The new innovative approach of the effective aspect ratio calculation is based on the Schwarz-Christoffel (SC) transformation. It has been observed and proved by numerical calculations, 3D TCAD simulations, and measurements that the newly presented approach achieves much better results than already one existing method based on the longitudinal (parallel) corner effect (LCE) and parallel association of MOSFET with different channel length effect (PAMDLE). The measures have also demonstrated both the mentioned improvements and the effective threshold voltage changes in the DLS MOSFETs, respectively, where
Zobrazit/ otevřít
Kolekce
- Disertační práce - 13000 [700]
Související záznamy
Zobrazují se záznamy příbuzné na základě názvu, autora a předmětu.
-
Řízený násobič s tranzistory MOSFET
Autor: Křečan Radomír; Vedoucí práce: Jirásek Lubor; Oponent práce: Šlechta Ondřej
(České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2017-08-16)Cílem práce je prostudovat možné výhody a nevýhody napěťového násobiče realizovaného pomocí tranzistorů MOSFET a porovnání našich poznatků s dobře známým násobičem diodovým. První část je věnována obecnému popisu a dává ... -
Návrh výkonového měniče s SiC MOSFETy
Autor: Jan Světlík; Vedoucí práce: Fischer Jan; Oponent práce: Smutka Jiří
(České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2019-06-17)Tato diplomová práce se zabývá návrhem výkonového měniče založeného na topologii typu synchronní buck. Měnič je zkonstruován s využitím MOSFET tranzistorů na bázi silikon karbidu. Tato práce se věnuje analýze měniče s cílem ... -
Comparison of MOSFET Gate Waffle Patterns Based on Specific On-Resistance
Autor: Vacula P.; Kotě V.; Barri D.; Vacula M.; Husák M.; Jakovenko J.; Privitera S.
(České vysoké učení technické v Praze, Fakulta elektrotechnická, 2019)This article describes waffle power MOSFET segmentation and defines its analytic models. Although waffle gate pattern is well-known architecture for effective channel scaling without requirements on process modification, ...