ČVUT DSpace
  • Search DSpace
  • Čeština
  • Login
  • Čeština
  • Čeština
View Item 
  •   ČVUT DSpace
  • Czech Technical University in Prague
  • Faculty of Transportation Sciences
  • Department of Informatics and Telecommunications
  • Master Theses - 16114
  • View Item
  • Czech Technical University in Prague
  • Faculty of Transportation Sciences
  • Department of Informatics and Telecommunications
  • Master Theses - 16114
  • View Item
JavaScript is disabled for your browser. Some features of this site may not work without it.

Implementace kompresního algoritmu MSC v programovatelném hradlovém poli

Implementation of the MSC Compress Algorithm in Field Programmable Gate Arrays

Type of document
diplomová práce
master thesis
Author
Řada Jakub
Supervisor
Fábera Vít
Opponent
Kobrle Pavel
Field of study
Inteligentní dopravní systémy
Study program
Technika a technologie v dopravě a spojích
Institutions assigning rank
ústav aplikované informatiky v dopravě
Defended
2017-01-19



Rights
A university thesis is a work protected by the Copyright Act. Extracts, copies and transcripts of the thesis are allowed for personal use only and at one?s own expense. The use of thesis should be in compliance with the Copyright Act http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf and the citation ethics http://knihovny.cvut.cz/vychova/vskp.html
Vysokoškolská závěrečná práce je dílo chráněné autorským zákonem. Je možné pořizovat z něj na své náklady a pro svoji osobní potřebu výpisy, opisy a rozmnoženiny. Jeho využití musí být v souladu s autorským zákonem http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf a citační etikou http://knihovny.cvut.cz/vychova/vskp.html
Metadata
Show full item record
Abstract
Práce popisuje vůbec první implementaci kompresního algoritmu MSC. Algoritmus je převeden do série konečných automatů s datovou cestou (FSMD) dle metodologie meziregistrových přenosů (Register-Transfer). Konečné automaty jsou interpretovány ve VHDL jazyce a naprogramovány na vybranou FPGA platformu. Algoritmus využívá speciální stromovou strukturu pro manipulaci daty, pojmenovanou MSC strom. Jedním z výstupů práce je nový způsob uložení uzlů stromu v paměti, anglicky nazvanou Left Tree Representation. Algoritmus v této implementaci vybírá ze dvou kódovacích metod - Elias alfa a ZEBC.
 
The thesis describes the first attempt of hardware implementation of Multistream Compression (MSC) algorithm. The algorithm is transformed to series of Finite State Machines with Data path using Register-Transfer methodology. Those state machines are then implemented in VHDL to selected FPGA platform. The algorithm utilizes a special tree data structure, called MSC tree. The thesis presents new way to store nodes of the tree using the Left Tree Representation. For data encoding, the described implementation of the algorithm chooses between two methods - Elias Alpha and ZEBC.
 
URI
http://hdl.handle.net/10467/68262
View/Open
PLNY_TEXT (2.693Mb)
POSUDEK (581.1Kb)
POSUDEK (16.65Kb)
Collections
  • Diplomové práce - 16114 [28]

České vysoké učení technické v Praze copyright © 2016 

DSpace software copyright © 2002-2016  Duraspace

Contact Us | Send Feedback
Theme by 
@mire NV
 

 

Useful links

CTU in PragueCentral library of CTUAbout CTU Digital LibraryResourcesStudy and library skillsResearch support

Browse

All of DSpaceCommunities & CollectionsBy Issue DateAuthorsTitlesSubjectsThis CollectionBy Issue DateAuthorsTitlesSubjects

My Account

Login

České vysoké učení technické v Praze copyright © 2016 

DSpace software copyright © 2002-2016  Duraspace

Contact Us | Send Feedback
Theme by 
@mire NV