Přenos dat po Ethernetu mezi vývojovými deskami FPGA
Ethernet communication between FPGA development boards
Type of document
bakalářská prácebachelor thesis
Author
Kubíček Miroslav
Supervisor
Šusta Richard
Opponent
Burget Pavel
Field of study
Systémy a řízeníStudy program
Kybernetika a robotikaInstitutions assigning rank
katedra řídicí technikyDefended
2015-01-29Rights
A university thesis is a work protected by the Copyright Act. Extracts, copies and transcripts of the thesis are allowed for personal use only and at one?s own expense. The use of thesis should be in compliance with the Copyright Act http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf and the citation ethics http://www.cvut.cz/sites/default/files/content/d1dc93cd-5894-4521-b799-c7e715d3c59e/cs/20160901-metodicky-pokyn-c-12009-o-dodrzovani-etickych-principu-pri-priprave-vysokoskolskych.pdfVysokoškolská závěrečná práce je dílo chráněné autorským zákonem. Je možné pořizovat z něj na své náklady a pro svoji osobní potřebu výpisy, opisy a rozmnoženiny. Jeho využití musí být v souladu s autorským zákonem http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf a citační etikou http://www.cvut.cz/sites/default/files/content/d1dc93cd-5894-4521-b799-c7e715d3c59e/cs/20160901-metodicky-pokyn-c-12009-o-dodrzovani-etickych-principu-pri-priprave-vysokoskolskych.pdf
Metadata
Show full item recordAbstract
Tato bakalářská práce se zabývá 100Mbit/s ethernetovou komunikací na FPGA desce Altera DE2-115. Odesílání probíhá zapsáním dat do SRAM paměti, z které je s příslušným signálem odeslán ethernetový rámec. Při příjmu je paket uložen do vnitřní paměti, kde čeká na signál, který paměť opět uvolní. Práce popisuje rozhraní MII, za pomoci kterého komunikujeme s ethernetovým čipem, které komunikuje s okolním světem pomocí Ethernetu. This thesis deals with 100Mbit/s ethernet communication at FPGA chip Altera DE2-115. Sending of data is handled via writing of them into SRAM memory whereas there's an ethernet frame sent with respective signal. While accepting packet, it is stored in an internal memory where it awaits signal which frees memory. Thesis describes MII interface via which we communicate with the chip which is afterwards responsible for the communication with outer world.
Collections
- Bakalářské práce - 13135 [456]