ČVUT DSpace
  • Search DSpace
  • Čeština
  • Login
  • Čeština
  • Čeština
View Item 
  •   ČVUT DSpace
  • Czech Technical University in Prague
  • Faculty of Electrical Engineering
  • Department of Microelectronics
  • Master Theses - 13134
  • View Item
  • Czech Technical University in Prague
  • Faculty of Electrical Engineering
  • Department of Microelectronics
  • Master Theses - 13134
  • View Item
JavaScript is disabled for your browser. Some features of this site may not work without it.

Asynchronní šifrovací obvod

Asynchronous Encryption Circuit

Type of document
diplomová práce
master thesis
Author
Josef Čada
Supervisor
Vítek Stanislav
Opponent
Kolman Jiří
Field of study
Elektronika
Study program
Elektronika a komunikace
Institutions assigning rank
katedra mikroelektroniky



Rights
A university thesis is a work protected by the Copyright Act. Extracts, copies and transcripts of the thesis are allowed for personal use only and at one?s own expense. The use of thesis should be in compliance with the Copyright Act http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf and the citation ethics http://knihovny.cvut.cz/vychova/vskp.html
Vysokoškolská závěrečná práce je dílo chráněné autorským zákonem. Je možné pořizovat z něj na své náklady a pro svoji osobní potřebu výpisy, opisy a rozmnoženiny. Jeho využití musí být v souladu s autorským zákonem http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf a citační etikou http://knihovny.cvut.cz/vychova/vskp.html
Metadata
Show full item record
Abstract
Tato práce se zabývá návrhem, realizací a výsledky synchronní implementace a dvou příkladů asynchronní implementace šifrovacích algoritmů TEA a RC4. Asynchronní bloky využívají bundled-data protokol, přičemž byly vytvořeny varianty založené na click elementech a architektuře folded pipeline. Práce zahrnuje analýzu vlastností asynchronních obvodů, popis implementace obou přístupů a verifikaci návrhů včetně simulací na hradlové úrovni. Obě varianty byly implementovány na FPGA pro ověření funkčnosti. Výsledky ukazují rozdíly v rychlosti, spotřebě energie a využití zdrojů mezi synchronním a asynchronním přístupem k návrhu digitálních obvodů.
 
This paper deals with the design, implementation, and results of a synchronous implementation and two examples of asynchronous implementations of the TEA and RC4 encryption algorithms. The asynchronous blocks use the bundled-data protocol, and variants based on click elements and folded pipeline architecture have been developed. The work includes an analysis of the properties of the asynchronous circuits, a description of the implementation of both approaches, and verification of the designs including gate-level simulations. Both variants have been implemented on FPGA to verify functionality. The results show differences in speed, power consumption, and resource utilization between synchronous and asynchronous approaches to digital circuit design.
 
URI
http://hdl.handle.net/10467/124356
View/Open
PLNY_TEXT (1.827Mb)
PRILOHA (3.782Mb)
POSUDEK (296.8Kb)
POSUDEK (244.0Kb)
Collections
  • Diplomové práce - 13134 [285]

České vysoké učení technické v Praze copyright © 2016 

DSpace software copyright © 2002-2016  Duraspace

Contact Us | Send Feedback
Theme by 
@mire NV
 

 

Useful links

CTU in PragueCentral library of CTUAbout CTU Digital LibraryResourcesStudy and library skillsResearch support

Browse

All of DSpaceCommunities & CollectionsBy Issue DateAuthorsTitlesSubjectsThis CollectionBy Issue DateAuthorsTitlesSubjects

My Account

Login

České vysoké učení technické v Praze copyright © 2016 

DSpace software copyright © 2002-2016  Duraspace

Contact Us | Send Feedback
Theme by 
@mire NV