ČVUT DSpace
  • Search DSpace
  • Čeština
  • Login
  • Čeština
  • Čeština
View Item 
  •   ČVUT DSpace
  • Czech Technical University in Prague
  • Faculty of Information Technology
  • Departments
  • Department of Applied Mathematics
  • Bachelor Theses - 18105
  • View Item
  • Czech Technical University in Prague
  • Faculty of Information Technology
  • Departments
  • Department of Applied Mathematics
  • Bachelor Theses - 18105
  • View Item
JavaScript is disabled for your browser. Some features of this site may not work without it.

Syntéza neuronových modelů pro FPGA s parametry v externích pamětech

Neural model synthesis for FPGA with parameters in external memories

Type of document
bakalářská práce
bachelor thesis
Author
Šimon Růžička
Supervisor
Skrbek Miroslav
Opponent
Surynek Pavel
Field of study
Umělá inteligence 2021
Study program
Informatika
Institutions assigning rank
katedra aplikované matematiky



Rights
A university thesis is a work protected by the Copyright Act. Extracts, copies and transcripts of the thesis are allowed for personal use only and at one?s own expense. The use of thesis should be in compliance with the Copyright Act http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf and the citation ethics http://knihovny.cvut.cz/vychova/vskp.html
Vysokoškolská závěrečná práce je dílo chráněné autorským zákonem. Je možné pořizovat z něj na své náklady a pro svoji osobní potřebu výpisy, opisy a rozmnoženiny. Jeho využití musí být v souladu s autorským zákonem http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf a citační etikou http://knihovny.cvut.cz/vychova/vskp.html
Metadata
Show full item record
Abstract
Tato práce představuje rozšíření nástroje hls4ml, který umožňuje odkládání parametrů neuronového modelu do externí paměti FPGA desek. Open-source nástroj hls4ml slouží pro vysokoúrovňovou syntézu malých neuronových modelů využívající principy proudové architektury. Na základě analýzy hls4ml jsem navrhl a implementoval toto rozšíření, čímž se zlepšilo využití paměti na čipu pro větší neuronové modely. Poté jsem toto rozšíření úspěšně použil k syntéze neuronového modelu s využitím až o 55 % méně vyhledávacích tabulek než standardní verze hls4ml. Pro ověření funkčnosti a chování rozhraní byl syntetizovaný model před spuštěním na hardwaru ověřen v programu Vitis HLS použitím C simulace a C-RTL kosimulace. Vstupní a výstupní datové typy byly převedeny na čísla s pevnou řádovou čárkou, čímž se teoreticky snížil objem přenášených dat na polovinu. Experimentoval jsem s nasazením na malé FPGA desce PYNQ-Z2 i na výkonnější cloudové kartě Alveo U55C. Široká škála modelů na datasetech Iris a MNIST byla implementována jak se standardní, tak s rozšířenou verzí hls4ml, aby bylo možné kvantifikovat přínos rozšíření a také stanovit jasné limity technologie. Tyto implementace byly hodnoceny podle využití FPGA prostředků a spotřeby energie, stejně jako podle propustnosti a latence.
 
This thesis presents an extension to the hls4ml tool that enables neural model parameter offloading to external memory of FPGA boards. The open-source hls4ml tool serves for high-level synthesis of small neural models using the streaming architecture principles. Based on hls4ml analysis, I designed and implemented this extension, improving the on-chip memory usage for larger neural models. Then, I successfully used the extension to synthesize a neural model, using up to 55% fewer lookup tables than the stock version of hls4ml. To validate functionality and interface behavior, the synthesized model was verified in Vitis HLS using C simulation and C-RTL co-simulation before running on hardware. Input and output data types were converted to fixed-point precision, theoretically halving the data transferred. I experimented with deployments on a small PYNQ-Z2 FPGA board, as well as a more powerful Alveo U55C cloud card. A wide range of models on Iris and MNIST datasets was implemented with both the stock and extended hls4ml in order to quantify the extension benefits, as well as to establish clear limits of the technology. These implementations were evaluated by their FPGA fabric and power usage, as well as throughput and latency.
 
URI
http://hdl.handle.net/10467/123968
View/Open
PLNY_TEXT (480.7Kb)
PRILOHA (34.02Mb)
POSUDEK (48.15Kb)
POSUDEK (51.54Kb)
Collections
  • Bakalářské práce - 18105 [369]

České vysoké učení technické v Praze copyright © 2016 

DSpace software copyright © 2002-2016  Duraspace

Contact Us | Send Feedback
Theme by 
@mire NV
 

 

Useful links

CTU in PragueCentral library of CTUAbout CTU Digital LibraryResourcesStudy and library skillsResearch support

Browse

All of DSpaceCommunities & CollectionsBy Issue DateAuthorsTitlesSubjectsThis CollectionBy Issue DateAuthorsTitlesSubjects

My Account

Login

České vysoké učení technické v Praze copyright © 2016 

DSpace software copyright © 2002-2016  Duraspace

Contact Us | Send Feedback
Theme by 
@mire NV