ČVUT DSpace
  • Search DSpace
  • Čeština
  • Login
  • Čeština
  • Čeština
View Item 
  •   ČVUT DSpace
  • Czech Technical University in Prague
  • Faculty of Information Technology
  • Department of Digital Design
  • Bachelor Theses - 18103
  • View Item
  • Czech Technical University in Prague
  • Faculty of Information Technology
  • Department of Digital Design
  • Bachelor Theses - 18103
  • View Item
JavaScript is disabled for your browser. Some features of this site may not work without it.

Design of multi-channel DMA controller with interrupt and flexible descriptor configuration

Design of multi-channel DMA controller with interrupt and flexible descriptor configuration

Type of document
bakalářská práce
bachelor thesis
Author
Olha Harielina
Supervisor
Ille Ondrej
Opponent
Novotný Martin
Field of study
Počítačové inženýrství
Study program
Informatika 2009
Institutions assigning rank
katedra číslicového návrhu



Rights
A university thesis is a work protected by the Copyright Act. Extracts, copies and transcripts of the thesis are allowed for personal use only and at one?s own expense. The use of thesis should be in compliance with the Copyright Act http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf and the citation ethics http://knihovny.cvut.cz/vychova/vskp.html
Vysokoškolská závěrečná práce je dílo chráněné autorským zákonem. Je možné pořizovat z něj na své náklady a pro svoji osobní potřebu výpisy, opisy a rozmnoženiny. Jeho využití musí být v souladu s autorským zákonem http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf a citační etikou http://knihovny.cvut.cz/vychova/vskp.html
Metadata
Show full item record
Abstract
Tato práce navrhuje univerzální vícekanálový řadič DMA s flexibilní konfigurací kanálů a modulu. Popisuje základní a moderní funkce těchto řadičů. Porovnává také několik DMA enginů s cílem vybrat optimální kombinaci s často používanými funkcemi, aby návrh zůstal jednoduchý a přitom nabízel dostatečně širokou škálu konfigurací. Řadič DMA byl napsán v jazyce SystemVerilog se zaměřením na technologii ASIC a podporuje i použití v FPGA. Modul byl testován v simulacích RTL převážně pomocí testů UVM. Je schopen zpracovat až 32 souběžných přenosů dat a každou velikost přenosu lze nakonfigurovat až pro 232 slov najednou. Navržený design našel uplatnění v IP jádře od Tropic Square s. r. o. a díky generickým proměnným a své flexibilitě není řadič omezen na jedno konkrétní použití. Díky své kompletně hardwarové implementaci nabízí přenos dat vysokou rychlostí bez použití dalších cyklů pro zpracování případných instrukcí
 
This thesis proposes a versatile multichannel DMA controller with flexible channel and block configuration. It describes the basic and modern functionality of these controllers. It also compares several DMA engines to pick the optimal combination of frequently used features to make sure the design stays simple yet offers a wide enough range of configurations. The DMA controller was written in SystemVerilog targeting ASIC technology and supporting FPGA application as well. The module was tested in RTL simulations using mostly UVM test benches. It is capable of handling up to 32 concurrent data transfers and each transfer size can be configured for up to 232 words at once. The proposed design finds an application in an IP core by Tropic Square s. r. o., and thanks to generic variables and its flexibility the controller is not limited to one application. Due to complete hardware implementation, it offers data transferring at high speed without the use of additional cycles for any instructions to be processed.
 
URI
http://hdl.handle.net/10467/113729
View/Open
PLNY_TEXT (2.878Mb)
POSUDEK (43.38Kb)
POSUDEK (47.63Kb)
Collections
  • Bakalářské práce - 18103 [115]

České vysoké učení technické v Praze copyright © 2016 

DSpace software copyright © 2002-2016  Duraspace

Contact Us | Send Feedback
Theme by 
@mire NV
 

 

Useful links

CTU in PragueCentral library of CTUAbout CTU Digital LibraryResourcesStudy and library skillsResearch support

Browse

All of DSpaceCommunities & CollectionsBy Issue DateAuthorsTitlesSubjectsThis CollectionBy Issue DateAuthorsTitlesSubjects

My Account

Login

České vysoké učení technické v Praze copyright © 2016 

DSpace software copyright © 2002-2016  Duraspace

Contact Us | Send Feedback
Theme by 
@mire NV