Zobrazit minimální záznam

Realization of the Quadrature Signal Decoder in FPGA



dc.contributor.advisorKobrle Pavel
dc.contributor.authorJanouch Marek
dc.date.accessioned2018-06-19T21:55:45Z
dc.date.available2018-06-19T21:55:45Z
dc.date.issued2018-06-13
dc.identifierKOS-695599601005
dc.identifier.urihttp://hdl.handle.net/10467/76743
dc.description.abstractPráce pojednává o různých typech čidel rychlosti a polohy rotoru točivého stroje. Jsou zde vysvětleny jejich principy funkce a využití. Dále je v práci popsána realizace rozhraní mezi inkrementálním čidlem a navrženou vývojovou deskou. Poslední část je věnována návrhu dekodéru kvadraturního signálu v programovatelném hradlovém poli a zobrazování výstupů dekodéru na displeji vývojové desky.cze
dc.description.abstractThis bachelor thesis deals with different types of the rotary speed and position detectors. Their principles of function and application are explained here. Also the realization of the designed interface between the incremental encoder and the development board is described in this thesis. The last part is focused on the design of the quadrature signal decoder in the FPGA and the displaying of the decoder outputs on the board display.eng
dc.language.isoCZE
dc.publisherČeské vysoké učení technické v Praze. Vypočetní a informační centrum.cze
dc.publisherCzech Technical University in Prague. Computing and Information Centre.eng
dc.rightsA university thesis is a work protected by the Copyright Act. Extracts, copies and transcripts of the thesis are allowed for personal use only and at one?s own expense. The use of thesis should be in compliance with the Copyright Act http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf and the citation ethics http://knihovny.cvut.cz/vychova/vskp.htmleng
dc.rightsVysokoškolská závěrečná práce je dílo chráněné autorským zákonem. Je možné pořizovat z něj na své náklady a pro svoji osobní potřebu výpisy, opisy a rozmnoženiny. Jeho využití musí být v souladu s autorským zákonem http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf a citační etikou http://knihovny.cvut.cz/vychova/vskp.htmlcze
dc.subjectSenzory,čidla,programovatelné hradlové pole,dekodér,kvadraturní signál,inkrementální čidlocze
dc.subjectSensors,detectors,FPGA,decoder,quadrature signal,incremental encodereng
dc.titleRealizace dekodéru kvadraturního signálu v hradlovém policze
dc.titleRealization of the Quadrature Signal Decoder in FPGAeng
dc.typebakalářská prácecze
dc.typebachelor thesiseng
dc.date.accepted
dc.contributor.refereeKünzel Karel
theses.degree.disciplineAplikovaná elektrotechnikacze
theses.degree.grantorkatedra elektrických pohonů a trakcecze
theses.degree.programmeElektrotechnika, energetika a managementcze


Soubory tohoto záznamu





Tento záznam se objevuje v následujících kolekcích

Zobrazit minimální záznam