• HW podpora detekce NAT 

      Autor: Rusnačko Ivan; Vedoucí práce: Dostál Jiří; Oponent práce: Benáček Pavel
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2013-06-16)
    • Implementace a vyhodnocení efektivity schématu VeraGreg na nízkonákladovém mikrokontroléru 

      Autor: Jan Říha; Vedoucí práce: Klemsa Jakub; Oponent práce: Novotný Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2019-06-07)
      Homomorfní šifrování je efektivním způsobem jak zajistit soukromí a zároveň zachovat možnost zpracování dat. Framework VeraGreg, na rozdíl od jiných existujících homomorfních kryptosystémů, umožňuje verifikaci operací, ...
    • implementace funkce way-back s pomoci GPS do ultra low power MCU 

      Autor: Richard Stanko; Vedoucí práce: Hušák Jiří; Oponent práce: Skrbek Miroslav
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2020-08-26)
      V tejto práci sa pojednáva o navigácii na globálnej úrovni, Bluetooth low energy a ich využitie v reálnej aplikácii, hodiniek, ktoré využívajú tieto technológie. V prvej kapitole sa zoznámime s technológiami využívaných v ...
    • Implementace kompresního algoritmu LZ4 s vysokou propustností v FPGA 

      Autor: Tomáš Beneš; Vedoucí práce: Bartík Matěj; Oponent práce: Borecký Jaroslav
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2019-06-07)
      Diplomová práce se zabývá návrhem a implementací kompresní a dekompresní architektury číslicových jednotek určených pro FPGA obvody. Návrh klade důraz na využití v systémech s vysokou propustností a nízkou latencí. Práce ...
    • Implementace Petriho sítě v hradlovém poli 

      Autor: Jakš Zbyněk; Vedoucí práce: Kubátová Hana; Oponent práce: Kohlík Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2018-06-08)
      Tato práce se zabývá metodikou převodu popisu Petriho sítí z jazyka PNML do syntetizovatelného zápisu pro programovatelná hradlová pole v jazyce VHDL. V úvodní části představí samotný koncept Petriho sítí, varianty a ...
    • Informační systém pro podporu provozu jídelny 

      Autor: Kello Tomáš; Vedoucí práce: Macejko Peter; Oponent práce: Hülle Robert
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2018-06-08)
      Práca rieši informačný systém vo veľkokapacitných jedálňach. Obsahujúci databázový, aplikačný server, aplikáciu na správu systému a tri druhy terminálov: informačný, objednávací a výdajný. Na termináli si klient môže ...
    • Inkrementální verifikace bezpečnosti na základě binárních rozhodovacích stromů 

      Autor: Hovorka Vojtěch; Vedoucí práce: Ratschan Stefan; Oponent práce: Kohlík Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2013-06-16)
    • Integrace bezpečnostního certifikovaného operačního systému reálného času PXROS-HR s robotickým systémem ROS2. 

      Autor: Jakub Zahradník; Vedoucí práce: Daňhel Martin; Oponent práce: Knížek Roman
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2023-06-09)
      Tato diplomová práce poskytuje komplexní analýzu robotického operačního systému (ROS) 2, včetně jeho architektury, komunikačních vzorů a konceptů, a také jeho využití Data Distribution Service (DDS) jako middlewaru pro ...
    • Inteligentní zabezpečovací systém garáže: Nadřazený systém 

      Autor: Červenka Ondřej; Vedoucí práce: Daňhel Martin; Oponent práce: Kohlík Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2018-06-08)
      Tato diplomová práce se zabývá tvorbou zabezpečovacího systému pro správu garáží. Konkrétně jde o návrh a implementaci nadřazeného systému, který sbírá a zpracovává data zaslaná podřízenými systémy v jednotlivých garážích. ...
    • IO-Link Device pro testování IO-Link Masterů 

      Autor: Volf Ondřej; Vedoucí práce: Fenyk Miloš; Oponent práce: Kohlík Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2017-05-09)
      Během vývoje IO-Link Master produktů je třeba průběžně testovat funkčnost pomocí různých IO-Link deviců. Tato práce si klade za cíl vytvořit IO-Link test device, který by proces testování značně zjednodušil a umožnil by ...
    • Maskování šifry AES na mikrořadiči a DPA druhého řádu 

      Autor: Bhatti Abdullah; Vedoucí práce: Buček Jiří; Oponent práce: Novotný Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2019-02-01)
      Práce je zam˘e˘rena na mo˘zné útoky pomocí diferenciální analýzy výkonu na maskované implementaci AES-128 na mikrokontroleru AVR. Implementace je rozd˘elenadot˘rí˘cástí. První˘cástobsahujenemaskovanéverzeAES-128. Druhá ...
    • Měření na kontaktních čipových kartách 

      Autor: Hofierka Ondřej; Vedoucí práce: Buček Jiří; Oponent práce: Hlaváč Josef
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2014-02-12)
    • Model VLIW procesoru 

      Autor: Blaha Hynek; Vedoucí práce: Kubátová Hana; Oponent práce: Šimková Marcela
      Tato diplomová práce obsahuje teoretický základ typologie procesorů, jejich vývoje a vlastostí s důrazem na procesory typu VLIW. Čtenář je seznámen s vývojovým prostředím Codasip, ve kterém je následně implementována mnou ...
    • Multichannel USB time-to-digital interface 

      Autor: Vojtěch Nevřela; Vedoucí práce: Borecký Jaroslav; Oponent práce: Novotný Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2024-02-09)
      Předmětem práce je vývoj 4 kanálového time to digital konvertoru připojeného k PC skrze USB 3.0 rozhranı́. Implementace je vyhotovena v SystemVerilogu, otestována za pomoci Xilinx Vivado ILA a nasazena na FPGA SoM který ...
    • Multiplatformní grafická aplikace pro simulaci mikroprogramovaného procesoru DOP 

      Autor: Miškovský Vojtěch; Vedoucí práce: Kubalík Pavel; Oponent práce: Pluháček Alois
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2015-06-08)
      Cílem této práce je vytvoření multiplatformní aplikace pro simulaci mikroprogramovaného procesoru DOP sloužící zejména pro účely výuky. Aplikace by měla studentům umožnit pochopení fungování mikroprogramovaného procesoru ...
    • Nástroj pro monitorování sítě na čipu 

      Autor: Vaník Jakub; Vedoucí práce: Schmidt Jan; Oponent práce: Prokš Michal
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2014-06-27)
    • Nástroje pro rychlé vytěžování dat při analýze postranních kanálů na FPGA 

      Autor: Ondřej Semrád; Vedoucí práce: Miškovský Vojtěch; Oponent práce: Socha Petr
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2020-06-12)
      K provedení útoku odběrovou analýzou na kryptografické zařízení je třeba naměřit až miliony průběhů spotřeby tohoto zařízení. Cílem této práce je vytvořit sadu nástrojů, která urychlí a usnadní proces získávání průběhů ...
    • Návrh a verifikace integrovaného obvodu pro testování pamětí typu SRAM 

      Autor: Šimon Branda; Vedoucí práce: Novák Tomáš; Oponent práce: Novotný Martin
      (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-01-29)
      V této práci je rozebrán návrh testovacího čipu pamětí typu SRAM. Nejdříve jsou paměti rozdělené dle jejich vlastností, poté jsou analyzovány paměti SRAM a je vysvětlen RTL návrh testovacího čipu, který byl napsán v jazyce ...
    • Návrh a vývoj pokročilé řídící jednotky lineárního motoru pro přesná laboratorní měření v biomechanice 

      Autor: Bartík Matěj; Vedoucí práce: Novotný Martin; Oponent práce: Vaňát Tomáš
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2014-06-27)
    • Návrh digitálního I2C slave IP bloku 

      Autor: Vošalík Jan; Vedoucí práce: Schmidt Jan; Oponent práce: Trojan Stanislav
      (České vysoké učení technické v Praze. Vypočetní a informační centrum., 2012-07-24)