Hledat
Zobrazují se záznamy 141-150 z 186
Prototyp chytrého zrcadla, Smart mirror prototype
; Vedoucí práce: Daňhel Martin; Oponent práce: Šimeček Ivan (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-06-18)
Bakalářská práce se zabývá návrhem a realizací funkčního prototypu chytrého zrcadla. Analytická část práce se ve své první fázi věnuje detailnímu rozboru již hotových projektů, ať už ze strany technologických nadšenců či ...
Osobní GPS lokátor na platformě Arduino ovládaný přes SMS příkazy, Personal GPS locator based on Arduino platform controlled by SMS commands
; Vedoucí práce: Kubalík Pavel; Oponent práce: Miškovský Vojtěch (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-06-18)
Tato bakalářská práce se zabývá návrhem osobního GPS lokátoru postaveného na vývojové platformě Arduino s využitím SMS komunikace a Android aplikace pro jeho ovládání. Dále popisuje problematiku a nedostatky existujících ...
FPGA akcelerace baby varianty schématu WTFHE, FPGA Acceleration of the Baby Variant of the WTFHE Scheme
; Vedoucí práce: Novotný Martin; Oponent práce: Klemsa Jakub (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-08-27)
S nárůstem cloudových výpočeních služeb je soukromí osobních údajů často v otázce, jelikož k nim má poskytovatel služeb plný přístup. Tuto situaci dále zhoršují zařízení, které mají přístup k soukromým datům uživatelů, ale ...
Robustní zavaděč paměti flash pro mikrokontrolér pracující přes rozhraní NFC., Robust flash memory bootloader for a microcontroller over near field communication
; Vedoucí práce: Hušák Jiří; Oponent práce: Hülle Robert (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-08-27)
Tato práce obsahuje návrh a implementaci zavaděče flash paměti pro mikrokontroler s architekturou RISC-V. Zavaděč přenáší novou aplikaci přes rozhraní NFC, tvořené deskou NTAG5 link. Součástí práce je i návrh a implementace ...
Inteligentní monitorovací systém, Smart monitoring system
; Vedoucí práce: Skrbek Miroslav; Oponent práce: Daňhel Martin (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-06-18)
Cílem práce bylo vyvinout bezpečný monitorovací systém, který snímá prostředí kamerou a obrazová data zasílá přes internet do cloudu, kde dochází k jejich zpracování. Práce se orientuje na bezpečnostní aspekty řešení. V ...
Implementace a srovnání plánovacích algoritmů pro systémy reálného času, Real-time scheduling algorithms: implementation and comparison
; Vedoucí práce: Kubátová Hana; Oponent práce: Borecký Jaroslav (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2021-06-18)
Tato práce se zabývá plánovacími algoritmy pro systémy reálného času, zkoumá a~modifikuje operační systém reálného času FreeRTOS. FreeRTOS je speciálně vyvinutý pro malé vestavěné systémy, tak aby uspokojil jak nároky ...
Bezpečnostní analýza řídící jednotky pro automobily, Security analysis of electronic control units for automobiles
; Vedoucí práce: Miškovský Vojtěch; Oponent práce: Socha Petr (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2022-06-02)
Tato práce se zabývá testováním zabezpečení řídicích jednotek pro automobily, konkrétněji zabezpečenou komunikací po sběrnici CAN. Byl zkoušen útok postranním kanálem, nahrání upraveného firmwaru a vyčtení bootloaderu přes ...
Simulace procesorů v jazyce SystemVerilog, CPU simulation in SystemVerilog
; Vedoucí práce: Kohlík Martin; Oponent práce: Kašpar Jiří (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2022-06-02)
Tato práce se zabývá návrhem simulačních prostředí pro simulaci procesorů v jazyce SystemVerilog. K simulaci procesorů je využita knihovna UVM, její registrový model a vývojové prostředí QuestaSim. V této práci je navrženo ...
Chytrý dům 4.0, SMART Home 4.0
; Vedoucí práce: Daňhel Martin; Oponent práce: Štěpánek Filip (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2022-06-02)
Tato práce se zabývá návrhem a implementací systému pro chytrou domácnost jako součást projektu společnosti Kyvit s.r.o. Projekt volně navazuje na myšlenky a realizaci představenou v bakalářské práci Návrh a implementace ...
Digitální realizace elektronických výhybek pro reproduktorové soustavy, Digital implementation of electronic circuits for speaker systems
; Vedoucí práce: Kyncl Jan; Oponent práce: Socha Petr (České vysoké učení technické v Praze. Vypočetní a informační centrum.Czech Technical University in Prague. Computing and Information Centre., 2022-06-02)
Tato práce popisuje, jakým způsobem lze navrhnout digitální reproduktorovou výhybku, která implementuje zadané přenosové funkce. Dále porovnává implementaci výhybky Eulerovou metodou, metodou Runge Kutta a implementaci ...