ČVUT DSpace
  • Search DSpace
  • Čeština
  • Login
  • Čeština
  • Čeština
View Item 
  •   ČVUT DSpace
  • Czech Technical University in Prague
  • Faculty of Information Technology
  • Department of Digital Design
  • Master Theses - 18103
  • View Item
  • Czech Technical University in Prague
  • Faculty of Information Technology
  • Department of Digital Design
  • Master Theses - 18103
  • View Item
JavaScript is disabled for your browser. Some features of this site may not work without it.

Předzpracování průběhů spotřeby pro analýzu postranních kanálů na zařízení s nestabilními hodinami

Power trace preprocessing for side-channel analysis of device with high clock jitter

Type of document
diplomová práce
master thesis
Author
Tereza Horníčková
Supervisor
Miškovský Vojtěch
Opponent
Pokorný David
Field of study
Návrh a programování vestavných systémů
Study program
Informatika
Institutions assigning rank
katedra číslicového návrhu



Rights
A university thesis is a work protected by the Copyright Act. Extracts, copies and transcripts of the thesis are allowed for personal use only and at one?s own expense. The use of thesis should be in compliance with the Copyright Act http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf and the citation ethics http://knihovny.cvut.cz/vychova/vskp.html
Vysokoškolská závěrečná práce je dílo chráněné autorským zákonem. Je možné pořizovat z něj na své náklady a pro svoji osobní potřebu výpisy, opisy a rozmnoženiny. Jeho využití musí být v souladu s autorským zákonem http://www.mkcr.cz/assets/autorske-pravo/01-3982006.pdf a citační etikou http://knihovny.cvut.cz/vychova/vskp.html
Metadata
Show full item record
Abstract
Útoky postranními kanály a opatření proti nim jsou horkým tématem již desetiletí. Vzniklo nespočet různých způsobů jak útočníkovi zabránit v přístupu k citlivým datům. Mezi ně spadá i časové vychýlení způsobené insercí náhodných zpoždění či použitím nestabilního hodinového signálu. Naproti tomu vzniklo mnoho různých přístupů k narovnání těchto odchylek. Tato práce se věnuje jejich průzkumu a jednu z nich využívá pro detekci úniku informace u čipu s nestabilními hodinami.
 
Side-channel attacks and measures against them have been a hot topic for decades. Over the years, countless ways to prevent the attacker from gleaning sensitive information have emerged. Temporal misalignment of the trace either through random delay inserts or unstable clock is one such countermeasure. In response, numerous methods of realignment were proposed. This thesis researches these methods and uses one to help detect leakage from a chip with unstable clock.
 
URI
http://hdl.handle.net/10467/122777
View/Open
PLNY_TEXT (4.239Mb)
PRILOHA (32.25Kb)
PRILOHA (146.6Kb)
PRILOHA (25.55Kb)
POSUDEK (45.01Kb)
POSUDEK (43.92Kb)
Collections
  • Diplomové práce - 18103 [81]

České vysoké učení technické v Praze copyright © 2016 

DSpace software copyright © 2002-2016  Duraspace

Contact Us | Send Feedback
Theme by 
@mire NV
 

 

Useful links

CTU in PragueCentral library of CTUAbout CTU Digital LibraryResourcesStudy and library skillsResearch support

Browse

All of DSpaceCommunities & CollectionsBy Issue DateAuthorsTitlesSubjectsThis CollectionBy Issue DateAuthorsTitlesSubjects

My Account

Login

České vysoké učení technické v Praze copyright © 2016 

DSpace software copyright © 2002-2016  Duraspace

Contact Us | Send Feedback
Theme by 
@mire NV