Design of a standard cell library in STSCL technology for AMS 180nm process
Návrh knihovny standardních buněk v technologii STSCL pro proces AMS 180 nm
Authors
Supervisors
Reviewers
Editors
Other contributors
Journal Title
Journal ISSN
Volume Title
Publisher
České vysoké učení technické v Praze
Czech Technical University in Prague
Czech Technical University in Prague
Date
Abstract
Práce se zabývá návrhem knihovny standardních buněk STSCL pro využití v ASIC čipech v detektorech ionizujícího záření. Knihovna byla navržená v technologii AMS 180 nm. Knihovna obsahuje všechna standardní logická hradla potřebná pro syntézu digitálních obvodů. Po krátkém úvodu do problematiky logiky pracující v proudovém režimu, následuje přehled návrhu a vlastností logických hradel realizovaných v technologii STSCL. Závěrem práce je popsán návrh dvou obvodů využívajících STSCL hradla - 40-bitový TOA čítač a 8-bitový SAR ADC.
This thesis deals with the design of a STSCL logic library to be used in nuclear detectors. The design was realized in the AMS 180 nm process. The library contains all basic logic gates necessary for the synthesis of digital circuits. A brief introduction into the topic of constant current mode logic is provided, followed by an overview of the design process and properties of STSCL gates. Finally the design of two IP cells utilizing STSCL gates is provided - 40 bit TOA counter and a 8 bit SAR ADC.
This thesis deals with the design of a STSCL logic library to be used in nuclear detectors. The design was realized in the AMS 180 nm process. The library contains all basic logic gates necessary for the synthesis of digital circuits. A brief introduction into the topic of constant current mode logic is provided, followed by an overview of the design process and properties of STSCL gates. Finally the design of two IP cells utilizing STSCL gates is provided - 40 bit TOA counter and a 8 bit SAR ADC.